[发明专利]通过FIFO消除不同高速串行链路间误差的方法及系统无效
申请号: | 201110306459.0 | 申请日: | 2011-10-11 |
公开(公告)号: | CN102355345A | 公开(公告)日: | 2012-02-15 |
发明(设计)人: | 夏杰;孙剑勇;郑晓杨;许俊;徐昌发;龚源泉;贾复山 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 杨林洁;陆敏勇 |
地址: | 215021 江苏省苏州市苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通过 fifo 消除 不同 高速 串行 链路间 误差 方法 系统 | ||
技术领域
本发明涉及网络通信领域技术,尤其是一种通过FIFO消除不同高速串行链路间误差的方法及系统。
背景技术
目前在很多高速数据传输的应用中,为保证数据传输的速率,往往需要将一组数据帧分割成若干个同步数据,然后在数条高速串行链路上并行传输所述的同步数据,最后在接收方将各个同步数据恢复成原先的一组数据帧。
然而,由于实际物理传输的原因,比如各条链路传输数据的速率不同等,各条链路之间的同步数据之间会产生误差时间,这样各条链路上的接收方便不在同一时刻接收到各个同步数据,从而给数据的恢复带来了困难。
发明内容
针对上述技术问题,本发明的目的在于提供一种通过FIFO消除不同高速串行链路间误差的方法。通过在每个链路上存放一个FIFO,将接收到的数据存放于FIFO中,利用FIFO的积累数据的延时性消除各条链路之间的误差。
本发明的另一目的在于提供了一种可应用上述方法的通过FIFO消除不同高速串行链路间误差的系统。
其中,一种通过FIFO消除不同高速链路间误差的方法,该方法包括以下步骤:
S1、接收各条链路上的同步数据,并将所述同步数据存储于各条链路中对应设置的FIFO中;
S2、设定Pop时间点并在所述Pop时间点从各条链路上对应的所述FIFO中同时提取出所述同步数据;
S3、将从各条链路中对应的FIFO中提取出的同步数据恢复为原始数据帧。
作为本发明的进一步改进,所述步骤S1具体包括:
S11、接收各条链路发送的同步数据;
S12、在某条链路首先接收到一个帧数据时,计数器开始计数;
S13、将各条链路上接收到的同步数据存储于各条链路中对应设置的FIFO中。
作为本发明的进一步改进,所述S2步骤具体包括:
S21、根据各条链路的同步数据之间的误差时间来设定Pop时间点;
S22、在计数器计数到所述Pop时间点时,查看并判断是否所有FIFO中均有数据,若是,执行S33;若否,则重新设定Pop时间点;
S23、从各条链路上对应的所述FIFO中同时提取出所述同步数据。
作为本发明的进一步改进,所述步骤S22中Pop时间点的重新设定具体为:在现有基础上延后Pop时间点。
相应地,一种通过FIFO消除不同高速链路间误差的系统,其包括:
数据接收单元、用于接收各条链路上的同步数据,并将所述同步数据存储于各条链路中对应设置的FIFO中;
数据提取单元、用于设定Pop时间点并在所述Pop时间点从各条链路上对应的所述FIFO中同时提取出所述同步数据;
数据恢复单元、用于将从各条链路中对应的FIFO中提取出的同步数据恢复为原始数据帧。
作为本发明的进一步改进,所述数据接收单元具体用于:
接收各条链路发送的同步数据;
在某条链路首先接收到一个帧数据时,计数器开始计数;
将各条链路上接收到的同步数据存储于各条链路中对应设置的FIFO中。
作为本发明的进一步改进,所述数据提取单元具体用于:
根据各条链路的同步数据之间的误差时间来设定Pop时间点;
在计数器计数到所述Pop时间点时,查看并判断是否所有FIFO中均有数据,若是,则从各条链路上对应的所述FIFO中同时提取出所述同步数据;若否,则重新设定Pop时间点;
作为本发明的进一步改进,所述Pop时间点的重新设定具体为:在现有基础上延后Pop时间点。
相较于现有技术,本发明通过将每条链路上传输的同步数据存放进对应设置的各个FIFO中,在读取FIFO时,每个FIFO中的数据会同时被取出,从而消除掉各条链路间的Skew,进而使得高速串行链路传输的数据恢复更为容易。
附图说明
图1为本发明一实施方式中通过FIFO消除不同高速串行链路间误差的方法的流程图;
图2为本发明一实施方式中高速串行链路上并行传输数据的原理示意图;
图3为本发明一实施方式中在不同时刻各FIFO的存储状态示意图;
图4为本发明一实施方式中S2具体步骤的流程图;
图5为本发明一实施方式中S3具体步骤的流程图;
图6为本发明一实施方式中通过FIFO消除不同高速串行链路间误差系统的模块示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110306459.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:分层验证
- 下一篇:一种直接测定活性污泥降解有机物量的方法