[发明专利]一种新型阵列视频信号处理单元结构无效
| 申请号: | 201110046537.8 | 申请日: | 2011-02-25 |
| 公开(公告)号: | CN102651797A | 公开(公告)日: | 2012-08-29 |
| 发明(设计)人: | 李涛;蒋林;刘镇弢;韩俊刚;杜慧敏 | 申请(专利权)人: | 西安邮电学院 |
| 主分类号: | H04N5/14 | 分类号: | H04N5/14 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 710121 陕西*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 新型 阵列 视频信号 处理 单元 结构 | ||
1.提出了的一种新型阵列处理器基本运算单元结构如图1所示,包括一个算术运算符、两个输入选择器、两个输入寄存器、一个扇出控制器和四个可配置的缓存器。图1所示的结构中,通过改变配置寄存器实现对运算单元的重构和编程。基本运算单元可以实现算术运算操作、比较操作、移位操作、转换操作、逻辑操作和其它的专用操作。精心选择了适合视频后处理和其它数字信号处理应用的操作。这些操作组合成运算符,算术和逻辑运算符通过编程实现大规模并行计算。
2.运算符组合成如图2所示的计算簇。同一簇中的运算符通过级联可以实现更复杂的功能。运算符组成的簇是通过交换网络互连的。在这个结构中,多个低层次簇通过网络互连构成了高层次簇。高层次簇通过局部互连构成更高层次的计算簇,从而形成层次化结构计算簇。多层次计算簇和交换网络构成了动态可重构的阵列处理器。
3.每个基本的计算簇包括9个运算单元,8个这样的基本簇和一些存储bank通过局部网络连接组成低层次的计算簇,如图4所示。典型的存储bank是8-12位宽,256-2048位深。图4所示的结构中也可以通过配置簇内的互连网络实现计算簇层次的重构和编程。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安邮电学院,未经西安邮电学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110046537.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:立式压力蒸汽灭菌器
- 下一篇:一种转角状塑料支撑杆





