[发明专利]用于处理保护继电器的输入数据的装置和方法有效

专利信息
申请号: 201110032561.6 申请日: 2011-01-27
公开(公告)号: CN102193026A 公开(公告)日: 2011-09-21
发明(设计)人: 郑锺振 申请(专利权)人: LS产电株式会社
主分类号: G01R19/25 分类号: G01R19/25
代理公司: 北京金信立方知识产权代理有限公司 11225 代理人: 黄威;张彬
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 处理 保护 继电器 输入 数据 装置 方法
【说明书】:

技术领域

发明涉及一种保护继电器,更特别地,涉及一种用于处理保护继电器的输入数据的装置和方法,如果存储在保护继电器中的累加缓冲器中的数据由于噪声而遭到破坏,则所述装置和方法能够恢复数据以允许正常测量。

背景技术

在电力系统中,因为各种电力装置复杂地链接在一起,在该链接电力系统中的某一位置处发生故障的情况下,应当将故障部分与系统迅速地分隔开,而保护继电器就是起到这个作用。在保护继电器迅速操作时,一个重要的因素是精确操作。因此,在由于为获得用来确定保护继电器的操作的标准值而输入到DSP(数字信号处理器)中的外部噪声而测量到无效值的情况下,如果在没有对无效值进行任何校正的情况下来处理无效值,则可能产生错误的操作。因此,需要采取补偿措施。

即,如果作为用于确定保护继电器的标准的测量值无效,则恢复方法是必要的。图1为显示了对保护继电器的模拟输入信号的传统处理程序的流程图。如图所示,通过诸如电力变压器(PT)和变流器(CT)的检测装置而输入的模拟信号通过模拟滤波器和模数转换部件(ADC)而转换为数字信号(S1-S3)。

下文中,在数字信号处理部件(DSP)中,相位运算(phasor operation)算法被执行(S4)。图2显示了如果模拟输入变为0时RMS值的每一个变化。这里,AD采样是通过模数转换部件(ADC)取得的采样数据,RMS是在数字信号处理部件(DSP)中通过RDFT(递归离散傅立叶变换)获得的值。

图3显示了如下情况:由于在时间点A处输入的外部噪声,无效信号被存储在RDFT的累加缓冲器中。

在这种情况下,如图所示,即使模拟信号变为0,但由于RMS值没有下降并且保持一个恒定值,因而在重新启动被执行之前,模拟信号不会被恢复。

这意味着,在测量值变得大于基于输入信号的大小来控制操作的继电器元件中的操作预设值时,错误操作可能发生。该错误操作决不应当发生在保护继电器中。

因此,尽管即使在操作时没有模拟输入的情况下,由于在显示恒定测量值时经常发生错误操作,因此补偿措施是非常有必要的。

发明内容

因此,本发明是用来解决在现有技术中发生的上述问题,并且本发明提出了一种用于处理保护继电器的输入数据的装置和方法,即使在存储在保护继电器的累加缓冲器中的数据由于噪声等而遭到破坏的情况下,所述装置和所述方法也能够恢复数据并且执行正常的测量。

在本发明中实现的技术主题不应当被限制为上述技术主题,并且通过以下详细的描述,本发明不属于的领域的具有普通知识的人员也能够理解这里没有提及的其他技术主题。

根据本发明的另一个方案,提供了一种用于处理保护继电器的输入数据的装置,所述装置包括:电压电流检测部件,其用于检测输电线上的电压和电流;模数转换部件,其以预定的采样频率对通过电压电流检测部件输入的模拟信号进行采样,并且然后将采样的模拟输入信号转换为数字数据;存储器部件,其根据预定控制逐项划分通过电压电流检测部件分别输入的事件数据、故障数据、波形数据和命令数据,并且存储和管理这些数据;数字信号处理部件,其用于控制上述各个部件的各种操作,以对从模数转换部件输入的测量数据执行RDFT(递归离散傅立叶变换)运算并且在多个累加缓冲器中进行缓冲,然后逐项存储到存储器中。

优选地,数字信号处理部件包括用于双重RDFT运算的测量累加缓冲器和更新累加缓冲器,其中,数据信号处理器在每一个周期中将更新累加缓冲器中的值输入到测量累加缓冲器中,然后将更新累加缓冲器的值初始化为‘0’。

根据本发明的另一个方案,提供了一种用于处理保护继电器的输入数据的方法,所述方法包括:将采样数字数据输入到数字信号处理部件中;对输入数据的频率进行计数和累加,将计数累加频率与一个周期的值进行比较;如果计数累加频率等于一个周期的值,则将更新累加缓冲器的值输入到测量累加缓冲器中并且初始化更新累加缓冲器;和对输入的数字数据执行RDFT(递归离散傅立叶变换)运算,以双重地缓冲测量累加缓冲器和更新累加缓冲器。

优选地,所述方法进一步包括,初始化更新累加缓冲器和计数累加频率,其中,在计数累加频率等于一个周期的值(采样的数量)的每一个周期,初始化更新累加缓冲器。

优选地,所述方法包括,如果计数累加频率小于一个周期的值,则对输入的数字数据执行RDFT运算,以双重地缓冲测量累加缓冲器和更新累加缓冲器。

本发明的效果

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于LS产电株式会社,未经LS产电株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110032561.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top