[发明专利]电路装置无效
申请号: | 201010519456.0 | 申请日: | 2010-10-18 |
公开(公告)号: | CN102455405A | 公开(公告)日: | 2012-05-16 |
发明(设计)人: | 陈国强;陈宴毅 | 申请(专利权)人: | 富晶电子股份有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 北京信慧永光知识产权代理有限责任公司 11290 | 代理人: | 王月玲;武玉琴 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路 装置 | ||
1.一种电路装置,其特征在于,包括:
输入端;
输出端;
致能模块,耦接于该输入端,该致能模块经由该输入端接收输入电压,并于该输入电压介于第一电压范围时输出致能信号;
第一功能模块,耦接于该致能模块与该输出端,该第一功能模块根据该致能信号执行测试模式,以及送出测试结果至该输出端;及
第二功能模块,耦接于该输入端,该第二功能模块经由该输入端接收该输入电压,并于该输入电压介于第二电压范围时执行一般模式。
2.如权利要求1所述的电路装置,其特征在于,该致能模块包括:
多个反向器,接收该输入电压,该多个反向器在该输入电压介于该第一电压范围时,输出第一组逻辑电平;及
编码器,耦接于该多个反向器,该编码器接收该第一组逻辑电平,以及输出该致能信号至该第一功能模块。
3.如权利要求2所述的电路装置,其特征在于,该多个反向器在该输入电压不介于该第一电压范围时,输出第二组逻辑电平,并且,该编码器接收该第二组逻辑电平,以及输出禁能信号至该第一功能模块。
4.如权利要求1所述的电路装置,其特征在于,该第一电压范围介于第一预设电压与第二预设电压之间,且该第一电压范围不等于该第二电压范围。
5.如权利要求1所述的电路装置,其特征在于,该电路装置为电路芯片或集成电路,其中该输入端为该集成电路的输入接脚,该输出端为该集成电路的输出接脚。
6.如权利要求1所述的电路装置,其特征在于,该电路装置为充电电路芯片,其中该第一功能模块根据该致能信号,以测试该充电电路芯片内部所预设的充电截止电压值或放电截止电压值。
7.一种电路装置,其特征在于,包括:
输入端;
多个输出端;
致能模块,耦接于该输入端,该致能模块经由该输入端接收输入电压,并于该输入电压分别介于相异的电压范围时,分别输出相异的致能信号;及
功能模块,耦接于该致能模块与该多个输出端,该功能模块根据该相异的致能信号分别对应执行相异的测试模式,以及对应送出相异的测试结果至对应的输出端。
8.如权利要求7所述的电路装置,其特征在于,该致能模块包括:
多个反向器,接收该输入电压,该多个反向器在该输入电压分别介于该相异的电压范围时,分别对应输出相异组逻辑电平;及
编码器,耦接于该多个反向器,该编码器接收该相异组逻辑电平,以及输出该相异的致能信号至该功能模块。
9.如权利要求7所述的电路装置,其特征在于,该电路装置为电路芯片或集成电路,其中该输入端为该集成电路的输入接脚,该多个输出端为该集成电路的多个输出接脚。
10.如权利要求7所述的电路装置,其特征在于,该电路装置为充电电路芯片,其中该功能模块根据该相异的致能信号,以测试该充电电路芯片内部所预设的充电截止电压值与放电截止电压值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富晶电子股份有限公司,未经富晶电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010519456.0/1.html,转载请声明来源钻瓜专利网。