[发明专利]用于控制显示设备的装置和方法有效
| 申请号: | 201010237311.1 | 申请日: | 2010-07-23 |
| 公开(公告)号: | CN101964181A | 公开(公告)日: | 2011-02-02 |
| 发明(设计)人: | 内山义弘 | 申请(专利权)人: | 川崎微电子股份有限公司 |
| 主分类号: | G09G5/00 | 分类号: | G09G5/00;G06F3/14 |
| 代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 关兆辉;谢丽娜 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 控制 显示 设备 装置 方法 | ||
技术领域
本发明涉及显示控制装置和控制显示设备的方法。该装置与输入时钟信号同步地接收从图像源传送的图像数据,并且与输出时钟信号同步地将图像数据输出到显示设备,其中所述输出时钟信号可能与输入时钟信号异步。
背景技术
诸如个人计算机和各种可视装置的图像源可以经由基于诸如DisplayPort的各种标准的数字图像输入/输出接口连接到诸如液晶显示器的图像显示设备。图像源向图像显示设备传送包括图像数据、音频数据、同步信号等等的分组。
在上述DisplayPort标准中,图像数据与输入时钟信号CLK1同步传送。此外,传送值M和N(M和N均是正整数),以便使图像显示装置生成输出时钟信号CLK2,其具有N*(CLK1的周期时段)=M*(CLK2的周期时段)的关系。值M和N被周期地向图像显示装置传送,以便周期性地更新时钟信号CLK1和CLK2之间的关系。
因此,图像显示设备可以带有包括时钟生成电路的显示控制装置,该时钟生成电路基于输入时钟信号CLK1和从图像源接收的值M和N,生成输出时钟信号CLK2。显示控制装置可以进一步包括将与输入时钟信号CLK1同步接收的图像信号转换成将要与输出时钟信号CLK2同步提供给图像显示设备的输出信号的电路。
美国专利No.6,992,987(专利文献1)公开了由时钟信号CLK1和值M和N来恢复时钟信号CLK2。特别地,专利文献1公开了基于由210×33×57×111Hz表示的23.76GHz的主时钟信号,通过使用四个参数A、B、C和D来表示像素和音频时钟速率(rate)和链路时钟速率,由链路时钟信号恢复像素和音频时钟信号。
如上所述,输出时钟信号CLK2的周期时段是输入时钟信号的周期时段的N/M倍。然而,可能存在值M和N在可用位数内不能被准确地表示的情形。由此,传送了M和N的近似值。此外,当用作传输时钟的输入时钟信号被频谱扩展时,不可能精确地确定M和N的值。由此,可能传送平均值M和N。
当基于这种M和N的近似或平均值来生成输出时钟信号时,输出时钟变得与输入时钟信号异步。即,例如,基于输入时钟信号的周期时段测量的帧的时段可能变为不同于基于输出时钟信号的周期时段测量的帧的周期时段。结果,每一帧开始时的输入和输出时钟信号的边沿的定时变得彼此不同,并且各定时之间的差的量从一帧到另一帧改变。由此生成的输入和输出端之间的定时差可能干扰所显示的图像,或在一些极端情形下,不能显示图像。
将进一步说明输入和输出端之间的定时差。
图6是示出表示输入图像数据的定时的水平消隐信号的开始BS与表示输出图像数据的定时的垂直同步信号VS和水平同步信号HS之间的定时差的时序图。BS信号与输入时钟信号同步,而VS和HS信号与输出时钟信号同步。VS信号表示输出图像数据的每一帧的开始,并且HS信号表示输出图像数据的每一行的开始。
在图6中,由输入时钟信号的周期时段,确定输入图像的行的时段,或连续BS信号之间的间隔。然而,由输出时钟信号的周期时段,确定输入图像的行的时段,或连续HS信号之间的间隔。即,由输入时钟信号的第一特定周期数,确定输入图像的行的时段,而由输出时钟信号的、不同于第一特定周期数的第二特定周期数,确定输出图像的行的时段。在图6所示的例子中,输出图像的行的时段长于输入图像的行的时段。
因此,与前一帧开始时的等待时间相比,在帧开始时,即VS信号的下降沿的定时,BS信号和HS信号的定时之间的差或等待时间增加。
另一方面,当输出图像的行的时段短于输入图像的行的时段时,定时差的变化方向相反。
在任一情况下,BS信号和HS信号的定时之间的差或等待时间改变,即图像数据的输入和输出定时之间的差或等待时间改变。这样的变化可以在连续帧之间累积并可以生成极其大的定时差。因此,消减图像数据的输入和输出定时之间的差的缓冲存储器的容量可能变得不足,并且所显示的图像可能被干扰,或变得不可能显示该图像。
图6示出了由输入和输出时钟信号的各个特定周期数来确定输入和输出图像的每一行的时段的例子。也可以在与输入时钟信号同步的BS信号的定时检测输出时钟信号的边沿,以及确定输出图像的每一行的开始定时,如图7所示。特别地,在图7中,假定输出图像的行从检测BS信号后某一设定时间流逝后所检测的输出时钟信号,或像素时钟信号的第一上升沿开始。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于川崎微电子股份有限公司,未经川崎微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010237311.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于测量仪的倾角传感器
- 下一篇:一种计费统计方法和装置





