[实用新型]推挽放大器的电平转换电路无效
| 申请号: | 200920353038.1 | 申请日: | 2009-12-31 |
| 公开(公告)号: | CN201590808U | 公开(公告)日: | 2010-09-22 |
| 发明(设计)人: | 李文昌;于廷江;黄国辉;向本才 | 申请(专利权)人: | 成都成电硅海科技股份有限公司 |
| 主分类号: | H03F3/26 | 分类号: | H03F3/26 |
| 代理公司: | 成都惠迪专利事务所 51215 | 代理人: | 刘勋 |
| 地址: | 610041 四川省成都市高新区*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 放大器 电平 转换 电路 | ||
技术领域
本实用新型涉及电子技术。
背景技术
通常,推挽放大器受器件的耐压限制,需要一个电平转换器产生控制开关驱动器的差分控制信号。
现有技术的电平转换器采用连续电流型上拉结构,图1为此种方案的一种实现。此种方案实现时,上拉电流也可以用一个电阻代替。为了达到较快的上拉时间,则需要较大的连续电流。此电流在下拉过程中将持续存在。
图2所示的方案解决了连续电流型上拉结构在下拉过程中将持续存在电流的问题,但是,由于存在正反馈,电路存在死锁的问题。即便设置了合适的电路参数,电路也会存在很大的延迟。即该方案通过交叉耦合正反馈控制此电流,虽然可以减小功耗,但会引起不需要的延迟。
实用新型内容
本实用新型所要解决的技术问题是,提供一种能够提高电平转换的速度的推挽放大器的电平转换电路。
本实用新型解决所述技术问题采用的技术方案是,推挽放大器的电平转换电路,包括并行的第一放大单元和第二放大单元,第一放大单元包括串联的第一放大器和第三放大器,第二放大单元包括串联的第二放大器和第四放大器,
第三放大器的输入端接高电平,输出端接Vo1点,第一放大器的输入端接Vo1点,输出端接低电平,第三放大器的控制端通过电容接Vi1点,第一放大器的控制端接Vi1点;
第四放大器的输入端接高电平,输出端接Vo2点,第二放大器的输入端接Vo2点,输出端接低电平,第四放大器的控制端通过电容接Vi2点,第二放大器的控制端接Vi2点;
第三放大器的控制端通过电阻和Vo2点连接,第四放大器的控制端通过电阻和Vo1点连接。
各放大器皆是MOS管。
在第一放大器和第三放大器之间还有两个串联的放大器;在第二放大器和第四放大器之间还有两个串联的控制开关。
本实用新型所称的第一放大器~第四放大器也称为放大器1~放大器4。
本实用新型的有益效果是,在没有信号转换时没有电流流过,不存在连续电流,可以大大降低电路的功耗。本实用新型提出的电平转换电路能够提高电平转换的速度。本实用新型利用普通的工艺即可实施,易于集成。
以下结合附图和具体实施方式对本实用新型作进一步的说明。
附图说明
图1、2是现有技术的电路图。
图3是本实用新型的实施例1的电路图。
图4是本实用新型的实施例2的电路图。
图5是本实用新型和已有实用新型的波形图。A为本实用新型的输出波形,B为现有技术的输出波形,C为输入波形。
具体实施方式
本实用新型通过改变交叉耦合正反馈环路,同时引入一个全新的交流通路,本实用新型同时解决了功耗和延时问题。
本实用新型提出的电平转换电路,包含了并行的两个反向放大器。并行的两个反向放大器各有两个输入端,两个输入端输入同相的信号,但电压轨不同。在两个输入端之间接入一个电压,比如两端电压固定的电容,使两个输入只需要一个输入信号。两个放大器交叉耦合。在交叉耦合环路中插入一个电阻,通过次电阻对电容进行充放电,使电容的电压保持一个特定的值。
实施例1:参见图3。
本实施例的推挽放大器的电平转换电路,包括并行的第一放大单元和第二放大单元,第一放大单元包括串联的放大器3和放大器1,第二放大单元包括串联的放大器4和放大器2,
放大器3的输入端接高电平,输出端接Vo1点,放大器1的输入端接Vo1点,输出端接低电平,放大器3的控制端通过电容9接Vi1点,放大器1的控制端接Vi1点;
放大器4的输入端接高电平,输出端接Vo2点,放大器2的输入端接Vo2点,输出端接低电平,放大器4的控制端通过电容10接Vi2点,放大器2的控制端接Vi2点;
放大器3的控制端和Vo2点连接,放大器4的控制端和Vo1点连接。
前述各放大器皆为MOS管,具体的说,放大器3、4为P型MOS管,放大器1、2为N型MOS管。
实施例2作为一个改进,参见图4。实施例2在实施例1的基础上增加了4个开关管。
电路由并行的两个反向的放大单元构成。第一放大单元由PMOS管3、PMOS管5、NMOS管7和NMOS管1串联于电源Vboot和Vss之间构成。第一放大单元具有两个输入Vi1和Vi1p,分别接到NMOS管1和PMOS管3的栅极。PMOS管5和NMOS管7的栅极分别接到偏执电压Vb2和Vb1。Vb1为输入信号电压轨的高端电压,Vb2为输出信号电压轨的低端。通常,
Vboot-Vb2=Vb1-Vss
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都成电硅海科技股份有限公司,未经成都成电硅海科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920353038.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:盲人用手机
- 下一篇:带MP3播放功能的功率放大器





