[实用新型]多路隔离直流电源发生器无效
申请号: | 200920102851.1 | 申请日: | 2009-05-15 |
公开(公告)号: | CN201466991U | 公开(公告)日: | 2010-05-12 |
发明(设计)人: | 孟令军;董伟超;杨卫;张会新;王红亮 | 申请(专利权)人: | 中北大学 |
主分类号: | H02M7/04 | 分类号: | H02M7/04;G05B19/05 |
代理公司: | 山西太原科卫专利事务所 14100 | 代理人: | 朱源;骆洋 |
地址: | 030051 山*** | 国省代码: | 山西;14 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 隔离 直流电源 发生器 | ||
技术领域
本实用新型涉及电源领域,具体是一种多路隔离直流电源发生器。
背景技术
电源是为电子设备运行提供电能的装置,其中,直流稳压电源是常用电源之一,多用于电子实验室内,其作用是将220V交流电转换为5V、-5V、+12V、-12V、+3.3V等稳定的直流电,以供应电子设备使用,直流稳压电源是采用单个变压器、整流桥对220V交流电变压、整流后,再采用多级稳压电路分别输出不同幅值直流电的,但是,在进行电子实验时,应用的电子设备众多,所需电源不是单台直流稳压电源所能全部提供的,相应所需直流稳压电源的数量也就大大增加,无论从成本上、占用空间大小上都居高不下;另外,目前较复杂的现代电子系统设备对电源的多路需要同样存在上述问题,例如:高性能的航空航天电子设备及系统的自动测试设备,就需要用到不同幅值或相同幅值的多路直流电。
发明内容
本实用新型为了满足当前电子实验室、现有电子设备及系统对电源的多路需要,提供了一种多路隔离直流电源发生器。
本实用新型是采用如下技术方案实现的:多路隔离直流电源发生器,包括AC/DC电源模块或变压器、至少一个并联于AC/DC电源模块输出端或变压器次级输出端的整流桥、与整流桥输出端并联的若干路电源输出稳压电路、设置于各路电源输出稳压电路输入端与整流桥输出端之间的光耦继电器、以及控制各光耦继电器选通时段的分时选通控制电路,所述分时选通控制电路包含可编程逻辑器件CPLD、与可编程逻辑器件CPLD的外接时钟脉冲输入端CLK连接的晶体振荡器,各光耦继电器的发光元件正极经保护电阻与可编程逻辑器件CPLD的输出端连接,各光耦继电器的光敏器件分别串联于整流桥的输出端与各电源输出稳压电路的输入端之间,各路电源输出稳压电路的输入端并联有储能用电解电容。
与现有技术相比,本实用新型所述电源发生器对单个变压器配置至少一个整流桥,在每一整流桥的输出端并联多路电源输出稳压电路,并在整流桥输出端与各电源输出稳压电路输入端之间串联光耦继电器的光敏器件,由可编程逻辑器件CPLD分时控制与各路电源输出稳压电路对应光耦继电器的光敏器件的选通时段,使所有光耦继电器循环选通,即各路电源输出稳压电路依次与整流桥输出端导通进行电能输出,且各路电源输出稳压电路掉电期间的电能输出靠与其输入端并联的电解电容放电维持(利用了电解电容两端电压不能突变的性质),调整可编程逻辑器件CPLD输出的选通频率,以控制各路电源输出稳压电路的掉电时间,使各路电源输出稳压电路的电能输出稳定在所需电压,进而实现多路隔离直流电输出.光耦继电器的设置实现了各路电源输出稳压电路之间良好的隔离特性;另外,由于储能电解电容选定之后,储能有限,这就要求每路电源输出稳压电路的掉电时间不能太长,因此,可编程逻辑器件CPLD可以将与各路电源输出稳压电路对应的光耦继电器分组,同时对各组光耦继电器中的光耦继电器循环选通,以减少各路电源输出稳压电路的掉电时间,保证各路电源输出稳压电路的输出稳定性.
本实用新型所述电源发生器具有扩展性,可根据需要设计电源输出路数,对于各路电源的输出电压,通过调整电源输出稳压电路中电解电容的容值大小、电阻的阻值大小、以及可编程逻辑器件CPLD输出的选通频率来实现。
本实用新型结构合理、简单,低成本,将单路交流电变换为多路相互隔离、以不同幅值或相同幅值电压稳定输出的线性电源,适用于电子实验室及各种电子设备控制系统中。
附图说明
图1为本实用新型的原理方框图;
图2为本实用新型整流桥及分时选通控制电路的一具体电路原理图;
图3为双极性电源输出稳压电路的一具体电路原理图;
图4为单极性电源输出稳压电路的一具体电路原理图;
具体实施方式
如图1所示,多路隔离直流电源发生器包括AC/DC电源模块或变压器、至少一个并联于AC/DC电源模块输出端或变压器次级输出端的整流桥、与整流桥输出端并联的若干路电源输出稳压电路、设置于各路电源输出稳压电路输入端与整流桥输出端之间的光耦继电器、以及控制各光耦继电器选通时段的分时选通控制电路,所述分时选通控制电路包含可编程逻辑器件CPLD、与可编程逻辑器件CPLD的外接时钟脉冲输入端CLK连接的晶体振荡器,各光耦继电器的发光元件正极经保护电阻与可编程逻辑器件CPLD的输出端连接,各光耦继电器的光敏器件分别串联于整流桥的输出端与各电源输出稳压电路的输入端之间,各路电源输出稳压电路的输入端并联有储能用电解电容。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中北大学,未经中北大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920102851.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:适用于倍压整流的同步整流驱动电路
- 下一篇:基于主成分分析的卫星遥测回归方法