[发明专利]阵列基板及设置于其上的移位寄存器有效

专利信息
申请号: 200910244002.4 申请日: 2009-12-24
公开(公告)号: CN102110420A 公开(公告)日: 2011-06-29
发明(设计)人: 韩承佑;商广良 申请(专利权)人: 北京京东方光电科技有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 北京同立钧成知识产权代理有限公司 11205 代理人: 刘芳
地址: 100176 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 阵列 置于 移位寄存器
【说明书】:

技术领域

本发明实施例涉及液晶显示器阵列基板,尤其涉及一种能够减少液晶显示器体积的阵列基板及设置于其上的移位寄存器。

背景技术

本发明是对本发明的发明人提交的申请号为200910092900.2的发明专利申请的进一步改进。

申请号为200910092900.2的发明专利记载了一种能够进步一减少阵列基板所需的数据驱动器数量的阵列基板以及液晶面板。

一般,栅驱动器包括多个与栅线一一对应连接的移位寄存器。

在上述发明中,栅驱动器为了完成阵列基板一行像素扫描动作,需要分4个阶段提供高电平导通信号。以第一行像素为例,在第一阶段需要向第一栅线G1和第三栅线G3提供高电平导通信号,在第二阶段需要向第二栅线G2和第三栅线G3提供高电平导通信号,在第三阶段需要向第一栅线G1提供高电平导通信号;在第四阶段需要向第二栅线G2提供高电平导通信号。即扫描一行像素需要3条栅线,而扫描2行像素需要5条栅线。

当采用传统的将栅驱动器设置在柔性印刷电路板上(Chip on Film),或者将栅驱动器设置在玻璃芯片(Chip on Glass)的方法,设计上需要进行如下改进。

从390个移位寄存器生成390个(以具有256个栅线的阵列基板为例)时序信号,将其中第一和第三信号输出至电平位移器,输出至第一栅线G1,将第二和第三信号输出至电平位移器,输出至第二栅线G2,将第一、二、五和七信号输出至电平位移器,输出至第三栅线G3,将第六和第八移位寄存器输出至电平位移器,输出至第四栅线G4,依次类推。

由于申请号为200910092900.2的发明专利,所需的栅线多于一般液晶显示器(一条栅线扫描一行像素的液晶显示器),因此,驱动像素行数为128个的阵列基板,需要256条栅线,更需要390个移位寄存器,因此比一般液晶显示器不仅增加了一倍的栅线数量,更增加了约2倍的移位寄存器数量。因此必然导致设置栅驱动器的电路板的体积大大增加,阻碍轻薄化发展,且需要用到更多驱动芯片和膜层,导致了模块成本的增加以及模块装配工艺的复杂化,在模块装配工艺中很容易造成绑定的不良,对产品的成品率以及画面品质不可避免地产生影响。

发明内容

本发明实施例提供一种阵列基板及设置于其上的移位寄存器,用以解决申请号为200910092900.2的发明专利栅驱动器电路板过大的缺陷,实现轻薄化。

本发明实施例提供一种设置于阵列基板上的移位寄存器,包括多个与所述阵列基板的栅线一一对应连接的移位寄存器单元,所述多个移位寄存器单元分为3组,分别为与第2n+1栅线对应的第2n+1移位寄存器单元的组合,与第2n+3栅线对应的第2n+3移位寄存器单元的组合,以及与第n+2栅线对应的第n+2移位寄存器单元的组合,其中n为0或偶数;

其中,每组移位寄存器单元中的相邻的两个移位寄存器单元中,下一移位寄存器单元的信号输出端与上一移位寄存器的复位信号输入端连接,上一移位寄存器的信号输出端与下一移位寄存器的开启电压时序信号输入端连接;

其中,每组移位寄存器单元分别由两个时钟信号控制,所述两个时钟信号交替地控制相邻的移位寄存器单元;

其中,第一移位寄存器单元和所述第三移位寄存器单元分别与第一开启电压时序信号输入端连接;第二移位寄存器单元与第二开启电压时序信号输入端连接。

上述的移位寄存器,其中所述移位寄存器单元包括第一至第九薄膜晶体管、电容、开启电压时序信号输入端、时钟信号输入端、高电平输入端、低电平输入端、复位信号输入端及信号输出端构成,其中:

所述第一薄膜晶体管的栅极和源极分别与开启电压时序信号输入端连接,漏极与第一节点连接;

所述第二薄膜晶体管的栅极及源极分别与高电平输入端连接,漏极与第二节点连接;

所述第三薄膜晶体管的栅极与所述第一节点连接,源极与时钟信号输入端连接,漏极与第三节点连接;

所述第四薄膜晶体管的栅极与所述复位信号输入端连接,源极与所述第一节点连接,漏极与所述低电平输入端连接;

所述第五薄膜晶体管的栅极与所述第二节点连接,源极与第一节点连接,漏极与低电平输入端连接;

所述第六薄膜晶体管的栅极与第一节点连接,源极与所述第二节点连接,漏极与低电平输入端连接;

所述第七薄膜晶体管的栅极与第二节点连接,源极与第三节点连接,漏极与低电平输入端连接;

所述第八薄膜晶体管的栅极与复位信号输入端连接,源极与高电平输入端连接;漏极与第二节点连接;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910244002.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top