[发明专利]源极线驱动器和方法、及包括该源极线驱动器的显示设备有效
| 申请号: | 200810096745.7 | 申请日: | 2008-05-09 |
| 公开(公告)号: | CN101303824A | 公开(公告)日: | 2008-11-12 |
| 发明(设计)人: | 安昌镐 | 申请(专利权)人: | 三星电子株式会社 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;H03K19/0175;H03K19/0185;H03F3/45;H03H11/40 |
| 代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 戎志敏 |
| 地址: | 韩国*** | 国省代码: | 韩国;KR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 源极线 驱动器 方法 包括 显示 设备 | ||
相关申请的交叉引用
本申请要求2007年5月11日在韩国知识产权局提交的韩国专利 申请No.10-2007-0046012的权益,其内容一并在此作为参考。
技术领域
本发明涉及一种源极线驱动器(source line driver)和一种显 示设备,更具体地,涉及一种用于根据温度控制转换速率(slew rate) 的源极线驱动器和方法,以及一种包括该源极线驱动器的显示设备。
背景技术
图1是一种传统源级线驱动器100的电路图。参照图1,该源极 线驱动器(或数据线驱动器)100包括数模转换器(DAC)115、偏压 发生器400、多个输出缓冲器200、多个输出开关TG10、以及多个电 荷共享开关TG12。
DAC 115产生与输入数字图像数据DATA相对应的模拟电压。偏压 发生器400给每一个输出缓冲器200提供多个偏压VBN和VBP。每一个 输出缓冲器200给相应的数据线Y1、Y2、...、Yn提供显示面板驱动电 压。
每一个输出开关TG10响应于输出开关控制信号OSW和OSWB,向 相应的数据线Y1至Yn发送相应的输出缓冲器200的输出电压。电荷共 享开关TG12允许电荷存储在与数据线Y1至Yn相连的负载(未示出) 中,以响应于共享开关控制信号CSSW和CSSWB来共享该电荷,以便将 数据线驱动信号的电压预充电至预定预充电电压。
图2是图1中所示的每一个输出缓冲器200的示例的电路图。参 照图1和图2,输出缓冲器200可以包括:折叠共源共栅运算放大器 电路210,具有轨到轨(rail-to-rail)输入端结构;以及输出电路 220,包括共漏极放大器和补偿电容器C。
折叠共源共栅运算放大器电路210对第一输入端Vin+的信号与第 二输入端Vin-的信号之间的差进行放大。输出电路220对输出自折叠 共源共栅运算放大器电路210的信号进行放大。
折叠共源共栅运算放大器电路210包括PMOS偏流电路212和NMOS 偏流电路214。PMOS偏流电路212包括由偏压发生器400所产生的偏 压VBP驱动的PMOS晶体管MP1,并给折叠共源共栅运算放大器电路210 提供偏流IBP1。NMOS偏流电路包括由偏压发生器400所产生的偏压VBN驱动的NMOS晶体管MN1,并给折叠共源共栅运算放大器电路210提供 偏流IBN1。输出缓冲器200的输出信号“输出”的转换速率可以表示 为
图3是图1中所示的每一个输出缓冲器200的另一示例的电路图。 参照图1和图3,输出缓冲器200可以包括2级NMOS运算放大器电路 230和2级PMOS运算放大器电路240。
2级NMOS运算放大器电路230包括NMOS差分放大器电路232和 输出电路234。NMOS差分放大器电路232对第一输入端Vin+的信号与 第二输入端Vin-的信号之间的差进行放大。包括在NMOS差分放大器 电路232中的偏置电路236包括由偏压发生器400所产生的偏压VBN驱动的NMOS晶体管MN2,并给NMOS差分放大器电路232提供偏流IBN2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810096745.7/2.html,转载请声明来源钻瓜专利网。





