[发明专利]DC-DC变换器的低压同步振荡器有效
| 申请号: | 200780000822.8 | 申请日: | 2007-10-10 |
| 公开(公告)号: | CN101496266A | 公开(公告)日: | 2009-07-29 |
| 发明(设计)人: | 王一涛;吴植伟;温锦泉;邝国权 | 申请(专利权)人: | 香港应用科技研究院有限公司 |
| 主分类号: | H02M3/156 | 分类号: | H02M3/156 |
| 代理公司: | 深圳创友专利商标代理有限公司 | 代理人: | 江耀纯 |
| 地址: | 中国香港新界沙田香港科*** | 国省代码: | 中国香港;81 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | dc 变换器 低压 同步 振荡器 | ||
1.一种DC-DC变换器的低压同步振荡器系统,包括:
一个RS触发器电路,其具有交叉耦合信号路径,且具有输入(D)以及 第一输出(QB)和第二输出(Q),
所述RS触发器电路为NOR型时包括交叉耦合的第一、第二NOR门, 所述输入(D)接第一NOR门的第一输入端子,并通过反向器接第二NOR 门的第一输入端子,所述第一NOR门的输出端子通过第一延迟电路接第 一输出(QB)和第二NOR门的第二输入端子,所述第二NOR门的输出端子 通过第二延迟电路接第二输出(Q)和第一NOR门的第二输入端子,
所述RS触发器电路为NAND型时包括交叉耦合的第一、第二NAND 门,所述输入(D)接第一NAND门的第一输入端子,并通过反向器接第二 NAND门的第一输入端子,所述第一NAND门的输出端子通过第一延迟 电路接第一输出(QB)和第二NAND门的第二输入端子,所述第二NAND 门的输出端子通过第二延迟电路接第二输出(Q)和第一NAND门的第二输 入端子;
所述第一延迟电路提供第一信号延迟,所述第二延迟电路提供第二信 号延迟,其中当所述输出被反馈回所述输入时,选择所述第一和第二信号 延迟结合在一起,以在一个运行电压期望范围内提供所述RS触发器电路 的自激振荡,
振荡器系统还包括在控制器的控制下运行的开关电路,控制器连接到 输入(D)以便检测输入信号状态,并控制开关电路以连接第一输出(QB)和第 二输出(Q)中的一个合适的输出到输入(D)用于振荡反馈,使得从第一输出 (QB)或第二输出(Q)反馈到输入(D)用于振荡的信号包括由第一延迟电路和 第二延迟电路产生的延迟,
其中所述RS触发器电路为NOR型时,使得当输入(D)是高的时在第 二输出(Q)上反馈信号,而当输入(D)是低的时在第一输出(QB)上反馈信号, 而所述RS触发器电路为NAND型时,使得当输入(D)是高的时在第一输出 (QB)上反馈信号,而当输入(D)是低的时在第二输出(Q)上反馈信号。
2.根据权利要求1所述的系统,还包括:
第一、第二输入延迟电路,第一输入延迟电路位于输入(D)与第一NOR 门/NAND门的第一输入端子之间,第二输入延迟电路位于输入(D)与第二 NOR门/NAND门的第二输入端子之间,所述第一、第二输入延迟电路各 自提供一个输入延迟,其中选择所述输入延迟以在整个所述期望范围的运 行电压内,使第一输出(QB)是高的时间周期与在第二输出(Q)是高的时间周 期维持在一个恒定比率。
3.根据权利要求2所述的系统,其中选择所述输入延迟,大于在所述 期望范围的运行电压的所有电压上的第一信号延迟和第二信号延迟。
4.根据权利要求1所述的系统,其中所述第一延迟电路和所述第二延 迟电路各自包括一个缓冲器电路。
5.根据权利要求4所述的系统,其中所述缓冲器电路各自包括一个运 算放大器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于香港应用科技研究院有限公司,未经香港应用科技研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780000822.8/1.html,转载请声明来源钻瓜专利网。





