[实用新型]多信道影像配置电路无效
申请号: | 200720175561.0 | 申请日: | 2007-09-17 |
公开(公告)号: | CN201084878Y | 公开(公告)日: | 2008-07-09 |
发明(设计)人: | 骆文华;蔡明芳;王仁中 | 申请(专利权)人: | 映佳科技股份有限公司 |
主分类号: | H04N5/76 | 分类号: | H04N5/76;H04N5/92 |
代理公司: | 北京申翔知识产权代理有限公司 | 代理人: | 周春发 |
地址: | 中国台湾台北县汐*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信道 影像 配置 电路 | ||
技术领域
本实用新型为一种多信道影像配置电路,尤指提高个人计算机上数字数字录像(DVR,Digital Video Recorder)系统之中央处理器(CPU)使用效能,以及节省系统影像储存空间之多信道影像配置电路。
背景技术
习用的DVR系统里,会在系统总线11(System Bus)上,插上DVR芯片(CHIP)卡,如图1所示。图1是一个4通道(channel)的DVR卡,当中央处理器(CPU)12要将此4 channel的影像数据,显示在D1画面上(720*576)时,CPU 12必须先配置四块的影像空间,然后从DVR CHIP卡,抓取4 channel的影像数据放置于预先配置好的影像空间内,然后将此4 channel的影像数据组合成D1的画面。
以一张4 channel的DVR CHIP卡而言,CPU 12需预先配置4块360*288大小的记忆空间(因为要组合成一张D1的影像大小,所以每一个信道的影像大小是360*288),也就是说CPU 12需预先配置一块D1的记忆空间;而当CPU 12欲将此4 channel的影像数据组合成一张D1的影像大小时,又得另外配置一块D1的空间来储存组合后的影像数据。
另外,在CPU 12执行时间上,假设CPU 12抓取1 channel的360*288记忆空间须费时Tfetch,所以抓4 channel就需要4*Tfetch的时间。当CPU 12要将此4 channel组合成一张D1的画面,假设需花费CPU 12时间为Tmerge,则CPU 12总共花费(4*Tfetch)+Tmerge的时间,才可将4信道的影像数据显示在画面上。
多张DVR CHIP卡的环境,如图2所示,系统总线25共插上4片DVR CHIP卡21、22、23、24,每个DVR CHIP卡为一个4 channel的卡,所以在此DVR系统里,可以显示16 channel的影像数据。CPU26需预先配置16块180*144大小的记忆空间(因为要组合成一张D1的影像大小,所以每一个信道的影像大小是180*144),也就是说CPU26需预先配置一块D1的记忆空间;而当CPU 26欲将此16 channel的影像数据组合成一张D1的影像大小时,又得另外配置一块D1的空间来储存组合后的影像数据。
在CPU 26执行时间上,假设CPU 26抓取1 channel的180*144记忆空间须费时Tfetch,所以抓16 channel就需要16*Tfetch的时间。当CPU 26要将此16 channel组合成一张D1的画面,假设需花费CPU 26时间为Tmerge,则CPU总共花费(16*Tfetch)+Tmerge的时间,才可将16信道的影像数据显示在画面上。
习用的技术具有以下缺点:
1.必须耗费CPU效能以处理影像储存及影像组合工作。
2.必须使用较多系统影像储存空间;除了需要预先配置许多空间以储存各channel的影像数据外,尚需额外预备一块空间来组合各channel的影像画面。
因此,如何改进上述一般DVR系统的缺点,提升DVR系统CPU效能以及减低系统储存空间耗费量,系为本实用新型所关注者。
实用新型内容
本实用新型的目的在于提出一新颖且进步的多信道影像配置电路,藉由多信道影像配置电路的协助,有效的减少CPU耗费在影像处理的时间以及减少系统的记忆配置,即可显示多信道的影像数据于DVR系统。
为达上述目的,本实用新型提出一种多信道影像配置电路,包含:
一系统汇流排;
一第一数字录像单元,系电性连接该系统汇流排,具一第一记忆单元;
一第一影像撷取单元,系电性连接该第一数字录像单元;
一第二数字录像单元,系电性连接该系统汇流排,具一第一记忆单元;
一第二影像撷取单元,系电性连接该第二数字录像单元;
其中,该第二数字录像单元系可将该第二影像撷取单元所撷取之一影像,处理后直接储存于该第一数字录像单元之该第一记忆单元。
所述多信道影像配置电路,其中该第一数字录像单元还包含:
一记忆数据处理单元;
一影像配置单元,系电性连接于该记忆数据处理单元;
一影像编码器,系电性连接于该记忆数据处理单元;
一影像译码器,系电性连接于该记忆数据处理单元;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于映佳科技股份有限公司,未经映佳科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720175561.0/2.html,转载请声明来源钻瓜专利网。