[发明专利]测试DAC/ADC的信号噪声比的方法及系统无效
申请号: | 200710163145.3 | 申请日: | 2007-10-10 |
公开(公告)号: | CN101409557A | 公开(公告)日: | 2009-04-15 |
发明(设计)人: | 蔡欣学;魏诚文;方智仁;李正一 | 申请(专利权)人: | 义隆电子股份有限公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;G01R29/26 |
代理公司: | 北京中原华和知识产权代理有限责任公司 | 代理人: | 寿 宁;张华辉 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 测试 dac adc 信号 噪声 方法 系统 | ||
1、一种测试DAC/ADC的信号噪声比的方法,其特征在于其包括以下步骤:
输入交流图样信号至待测的DAC/ADC路径;
计算所述DAC/ADC路径的输出信号的信号噪声比;以及
判断所述信号噪声比是否符合规格。
2、根据权利要求1所述的测试DAC/ADC的信号噪声比的方法,其特征在于其中所述的计算所述信号噪声比的步骤更包括:将所述DAC/ADC路径的输出信号分别经过带通滤波及带止滤波,以根据所述带通滤波的结果以及所述带止滤波的结果计算所述信号噪声比。
3、根据权利要求1所述的测试DAC/ADC的信号噪声比的方法,其特征在于其中所述的输入交流图样信号之前,所述方法更包括:
输入直流图样信号至待测的DAC/ADC路径;以及
判断所述DAC/ADC路径是否有连线。
4、根据权利要求3所述的测试DAC/ADC的信号噪声比的方法,其特征在于其中所述的输入直流图样信号之前,所述方法更包括:
执行偏移量误差校正;以及
执行增益误差校正。
5、一种测试DAC/ADC的信号噪声比的系统,其特征在于其包括:
一数字信号产生单元,用以产生交流图样信号并输至待测的DAC/ADC路径;以及
一信号噪声比分析单元,用以计算所述DAC/ADC路径的输出信号的信号噪声比,并判断所述信号噪声比是否符合规格。
6、根据权利要求5所述的测试DAC/ADC的信号噪声比的系统,其特征在于其中所述的信号噪声比分析单元包括:
一计算单元,用以计算所述DAC/ADC路径的输出信号的信号噪声比;以及
一判断单元,用以判断所述信号噪声比是否符合规格。
7、根据权利要求6所述的测试DAC/ADC的信号噪声比的系统,其特征在于其中所述的信号噪声比分析单元更包括:
一带通滤波器,将所述DAC/ADC路径的输出信号带通滤波后传输给所述计算单元;以及
一带止滤波器,将所述DAC/ADC路径的输出信号带止滤波后传输给所述计算单元。
8、根据权利要求5所述的测试DAC/ADC的信号噪声比的系统,其特征在于其中所述的输入交流图样信号之前,所述数字信号产生单元更用于输入直流图样信号至待测的DAC/ADC路径;以及所述信号噪声比分析单元更用于判断所述DAC/ADC路径是否有连线。
9、根据权利要求8所述的测试DAC/ADC的信号噪声比的系统,其特征在于其中所述的输入直流图样信号之前,所述数字信号产生单元更用于输入一直流值至所述DAC/ADC路径以执行偏移量误差校正以及增益误差校正。
10、根据权利要求5所述的测试DAC/ADC的信号噪声比的系统,其特征在于其中所述的数字信号产生单元包括:
串联的第一负载及第二负载;
一乘法器,其一输入端耦接至所述的第一负载及第二负载之间的一节点,另一输入端接收一调节系数;
一加法器,其一输入端耦接至第二负载未与第一负载相连的一端,另一输入端耦接至该乘法器的输出端,所述加法器的输出端耦接至第一负载未与第二负载相连的一端,且所述加法器的输出作为所述数字信号产生单元的输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于义隆电子股份有限公司,未经义隆电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710163145.3/1.html,转载请声明来源钻瓜专利网。