[发明专利]接收振幅校正电路和接收振幅校正方法以及使用它们的接收机无效
| 申请号: | 200680033948.0 | 申请日: | 2006-09-14 |
| 公开(公告)号: | CN101263659A | 公开(公告)日: | 2008-09-10 |
| 发明(设计)人: | 市原正贵 | 申请(专利权)人: | 日本电气株式会社 |
| 主分类号: | H04B1/16 | 分类号: | H04B1/16;H03G3/30 |
| 代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 柳春雷 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 接收 振幅 校正 电路 方法 以及 使用 它们 接收机 | ||
技术领域
本发明涉及接收振幅校正电路和接收振幅校正方法以及使用它们的接收机,特别涉及适于无线通信装置的接收振幅校正电路,该无线通信装置采用了具有AGC功能的直接转换式的接收方式。
背景技术
在无线通信装置的接收机中,有图1所示的直接转换方式的接收机。参照图1,由天线201接收的高频信号通过低噪声放大器(以下简称为LNA)202进行放大。实际上,在天线201与LNA 202之间设置有双工器或高频滤波器(不是用于限制信道的宽频带滤波器)等,但省略了图示。
高频带通滤波器(以下简称为RF BPF)203从被LNA 202放大后的信号中提取整个接收频带(不是信道)的接收分量,抑制接收频带以外的信号,例如由装置自己发送的发送信号等。RF BPF的输出被输入给正交解调电路204。正交解调电路204解调输入信号,输出作为同相分量的I分量和作为正交分量的Q分量。
正交解调电路204包括缓冲放大器221、作为平衡混频器的乘法器222和223、正交信号发生器224、以及局部振荡器225。由于这种结构已是公知的,因此省略其详细说明。将由正交解调电路204解调的I分量、Q分量输入至基带滤波器(以下简称为BB BPF)205和206中,分别进行频带限制。BB BPF 205、206为带通滤波器(BPF)。这是为了消除由正交解调电路204产生的直流偏移,不仅要抑制相邻信道分量,而且还要抑制非常接近直流的低频分量。以下将这种滤波器称为信道滤波器。
将由信道滤波器205、206进行频带限制后的I分量、Q分量输入至基带电路207。基带电路207包括:可变增益放大器(以下简称为VGA)208、209、210及211、212、213;A/D转换器215、216;以及增益控制部214。在基带电路207中,被限制频带的I分量、Q分量分别通过VGA 208~210、211~213而被放大到可在后级的A/D转换器215、216中进行最佳的转换处理的规定电平。在图1中,VGA为三级结构,但也可以是一级以上的结构。另外,信道滤波器205、206与VGA 208~210、211~213的位置关系也不限于图1的例子。此外,也可以是将信道滤波器205、206分别分为多级并配置在VGA之间。
VGA的最后级的I分量输出、Q分量输出分别在A/D转换器215、216中被A/D转换,并作为数字I信号、Q信号而被发送至后级的数字信号处理电路(参照图2)。
图2是示出数字信号处理电路100的图。数字振幅计算器303基于从图1的基带电路207发送来的数字I信号、Q信号,计算例如CDMA或TDMA中的一个时隙的平均振幅。接着由减法器302计算平均振幅的计算结果与作为目标的基准振幅的差。算出的差输入至数字增益控制数据发生器301。数字增益控制数据发生器301基于算出的差来生成用于控制VGA的增益的增益控制数据。
增益控制数据发送至图1所示的增益控制部214。增益控制部214基于增益控制数据来执行VGA 208~210、211~213的增益控制。此时,增益控制数据既可以是模拟信号,也可以是数字信号。另外,在图1中,VGA全部集中设置在基带电路207中,但LNA 202或缓冲放大器221也可作为VGA使用。在此情况下,当然也可以通过来自增益控制部214的增益控制数据来对LNA 202或缓冲放大器221进行增益控制。
通过以上结构以及动作,I分量、Q分量的信号电平被自动地调整(AGC),以使向A/D转换器215、216输入的输入信号电平最佳地收敛在A/D转换器215、216的动态范围内。
此外,在专利文献1(日本专利文献特开2001-168664号公报)中公开了这种接收机中的AGC的一个例子。
图1所示的直接转换方式的接收机在CDMA或W-CDMA等现有的通信方式中稳定地发挥功能。但是,近年来,正在引入作为速度更高的传送方式的、例如3GPP(Third Generation Partnership Project,第三代合作伙伴计划)中的HSDPA(High Speed Downlink Packet Access,高速下行分组接入)方式。在HSDPA方式中,不仅采用了QPSK解调方式,而且还采用了16值QAM等低调制方式,而且还要求扩散率极小的高速数据传送。为了应对上述要求,需要严格控制通信终端装置的接收侧的解调精度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680033948.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:铝电解槽低极距节能生产方法
- 下一篇:三嗪基氨基二苯乙烯类荧光增白剂





