[发明专利]电荷帮浦时脉产生电路与方法无效
申请号: | 200610109928.9 | 申请日: | 2006-08-24 |
公开(公告)号: | CN101131806A | 公开(公告)日: | 2008-02-27 |
发明(设计)人: | 许量魁;陈章三 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G09G5/00;H02M1/08;H02M3/07 |
代理公司: | 北京中原华和知识产权代理有限责任公司 | 代理人: | 寿宁;张华辉 |
地址: | 中国台湾新竹县新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电荷 帮浦时脉 产生 电路 方法 | ||
技术领域
本发明是有关于一种时脉产生电路,且特别是有关于一种在显示器中的电荷帮浦时脉产生电路与方法。
背景技术
显示器驱动电路中,例如液晶显示器的源极驱动器、闸极驱动器,都会需要电荷帮浦电路,以产生非额定供应电压且驱动电路所需的电压。
一般来说,电荷帮浦需要接收一个时脉讯号以提供电荷帮浦充电。以源极驱动器为例,其具有两个时脉讯号,一为点时脉(dot clock)讯号,另一为水平同步讯号。一般的电荷帮浦无法使用点时脉讯号,由于点时脉讯号用于显示,其频率在10MHz~数百MHz,对于电荷帮浦来说,电荷帮浦内的功率元件无法操作在如此高的频率,另外,若设计此电荷帮浦可以操作在如此高的频率,亦容易造成此电荷帮浦的动态功率消耗过高。
现有习知的电荷帮浦时脉产生电路一般来说是用点时脉讯号直接经过除频器,作除频后得到。图1显示了现有习知电荷帮浦时脉讯号与水平、垂直、点时脉三者的时脉图。在此图1中,Hsync代表水平同步讯号、Vsync代表垂直同步讯号、DOTCLK代表点时脉讯号、CPCK1以及CPCK2分别代表电荷帮浦时脉讯号。在图1时脉图中经由除频的电荷帮浦时脉讯号CPCK1或电荷帮浦时脉讯号CPCK2并不会对准水平同步讯号。从时脉图上看来似乎对电荷帮浦不会有影响。然而电荷帮浦在驱动电路中,常常会产生杂讯,在显示器上也因而会产生类似水波纹的杂讯,此种杂讯即电荷帮浦时脉讯号与水平同步讯号、垂直同步讯号不同步所造成的。
因此,需要有一个电荷帮浦时脉产生装置,使电荷帮浦所产生的杂讯,能够平均的落在每一个显示同步讯号例如水平时脉讯号中。
发明内容
本发明的目的就是在于提供一种电荷帮浦时脉产生电路,用以将电荷帮浦所产生的杂讯,能够平均的落在每一个显示同步讯号中,进一步使得显示器的显示更完美。
本发明的另一目的就是在于提供一种电荷帮浦时脉产生方法,用以避免先前技术中,电荷帮浦所产生的杂讯干扰显示画面,进一步使得显示器的显示更完美。
本发明提出一种电荷帮浦时脉产生电路,此电路包括第一同步计数器、第一比较器以及时脉产生电路。第一同步计数器接收一点时脉以及一重置讯号,用以根据点时脉累加第一计数值,当重置讯号致能时,将计数值重设为第一起始值。第一比较器接收第一计数值,输出重置讯号,当第一计数值大于等于第一预设值,致能重置讯号。时脉产生电路接收显示时脉以及重置讯号,输出电荷帮浦时脉,当重置讯号致能时,转换电荷帮浦时脉的逻辑状态,当显示时脉由第一状态转为第二状态时,设置电荷帮浦时脉为第一预设逻辑状态。
依照本发明的较佳实施例所述的电荷帮浦时脉产生电路,上述的同步计数器更包括接收上述的显示时脉。
依照本发明的较佳实施例所述的电荷帮浦时脉产生电路,更包括显示周期侦测电路以及脉宽计算电路。显示周期侦测电路接收点时脉以及显示时脉,用以计算在显示时脉期间的点时脉的脉冲的个数作为一脉冲值。脉宽计算电路接收脉冲值,用以将脉冲值除以一除频值,计算出预设值。
依照本发明的较佳实施例所述的电荷帮浦时脉产生电路,更包括一计数器清除控制电路,接收该重置讯号,当重置讯号致能的次数大于等于一清除控制值,输出一电荷帮浦时脉重置讯号。
本发明提出一种电荷帮浦时脉产生方法,此方法包括下列步骤:接收一显示时脉;当显示时脉致能时,根据点时脉累加第一计数值;当第一计数值大于等于第一预设值,将第一计数值重设为第一起始值,并转换电荷帮浦时脉的逻辑状态;当显示时脉由第一状态转为第二状态时,设定电荷帮浦时脉为第一预设逻辑状态。
依照本发明的较佳实施例所述的电荷帮浦时脉产生方法,其中当第一计数值大于等于第一预设值,将第一计数值重设为第一起始值,并转换电荷帮浦时脉的逻辑状态的步骤包括:提供一重置讯号;当该第一计数值大于等于一第一预设值,致能该重置讯号;当该重置讯号致能时,将该计数值重设为一第一起始值,并转换该电荷帮浦时脉的逻辑状态。
依照本发明的较佳实施例所述的电荷帮浦时脉产生方法,其中该显示时脉为一水平同步讯号,且在本发明实施例中,该第一起始值、该第二起始值为0。
本发明因采用数位逻辑电路,将电荷帮浦时脉与水平周期讯号同步,因此可以将电荷帮浦所产生的杂讯,平均的落在每一个显示同步讯号中,进一步使得显示器的显示更加完美。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610109928.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:空调装置、空调系统、空气除菌装置及空气除菌系统
- 下一篇:电冰箱门