[发明专利]用于模拟信号或多模拟信号的单信道接收或多信道接收的方法及装置有效
申请号: | 00813305.0 | 申请日: | 2000-09-18 |
公开(公告)号: | CN1376373A | 公开(公告)日: | 2002-10-23 |
发明(设计)人: | 斯特凡·霍肯 | 申请(专利权)人: | 印芬龙科技股份有限公司 |
主分类号: | H04Q11/04 | 分类号: | H04Q11/04 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 戎志敏 |
地址: | 德国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 模拟 信号 信道 接收 方法 装置 | ||
技术领域
本发明涉及用于一个模拟信号或多模拟信号的单信道接收或多信道接收的方法及装置。
背景技术
在信号接收中,特别是在双线铜钱上传输的ISDN信号是基于指令时钟,接收机本身必须与这个时钟同步。在ISDN传输系统中,差别形成在LT端(线路终端)的接收机和NT端(网络终端)的接收机之间。在工作期间,LT端上的发射机规定该时钟,NT端上的接收机通过石英晶体规定的本地时钟使其与该规定的时钟同步。因此,NT端上的接收机必须对接收的信号执行设置最佳取样瞬间所需的频率校正和相位控制。另一方面,LT端上的接收机只需对接收的信号进行相位控制,因为时钟已经由LT端指定。频率校正和相位控制由锁相环路完成。
为此目的,接收机中的模/数转换器把接收的模拟信号特别是ISDN信号的每个符号转换成为n个数字值。接在模/数转换器的下游并由时钟控制装置控制的开关将n个数字值中的一个精确数字值切换到信号处理装置。这个值被称为数字接收值。使用数字接收值,信号处理装置为接收信号的均衡和回波补偿进行信号处理计算。对于回波补偿,必须插入发送的数据。此外,数字处理装置从数字接收值产生控制信号,该控制信号为频率校正和相位控制而控制时钟控制装置。根据利用该控制信号发送的控制信息,在某些环境下,取样瞬间,即精确选择的符号的n个数字值之一被移位了,从而,符号的周期长度可能缩短或延长。如果模/数转换器在一个符号周期内供给n个数字值,未缩短或未延长的符号周期持续了时间Tsn,根据接收机中的时钟控制,例如,符号持续时间Ts可以假设是(n-1)·Td、n*Td或(n+1)·Td的值。Td表示控制的步长并且是Tsn/n。根据控制过程,为将由信号处理装置实施的接收算法获得可变处理时间。对于接收多个模拟信号来说,特别是多个ISDN信道,现有技术必须提供大量的接收机。特别是当整个结构以集成电路构成时,导致硬件的高额费用并引起高成本。
发明内容
因此,本发明的目的是提供一种接收模拟信号,特别是ISDN信号的方法,本发明解决了可变处理时间的问题,同时,允许扩展到有效的多模拟信号,特别是ISDN信号的多信道接收,还提供了一种实现该方法的装置,该装置同样可用低成本的简单装置构成。
本发明涉及对应多信道的多模拟信号的多信道接收方法,每个模拟信号包括多个符号。在下面的叙述中,模拟信号的单信道接收的情况代表用于多模拟信号的多信道接收的所述方法的一种特殊形式,其中,信道数k=1。
每个模拟输入信号由模/数转换器转换成为数字数据流。每个符号周期的n个数字值被提供在每种情况中而不考虑时钟控制。每个信道的数字值被分别馈送到由时钟控制电路分别控制的开关,并精确地传输n个数字值之一,就是说每个符号周期的数字接收值到第一缓冲存储器,缓冲存储器分别接在开关的下游,缓冲存储器至少存储一个数字接收值。第一缓冲存储器的输出连接到信号处理装置。信号处理装置为信道的数字接收值分别保留的数字接收算法的实施而保持固定处理时间,处理所有信道所需的整个处理时间应小于或等于根据该控制缩短的符号持续时间。信号处理装置及时地相继处理信道的数字接收值。在每一种情况中,用于各个信道的处理时间周期的开始由信号处理装置在每种情况下的控制信号表示。这个控制信号对应各个信道的信号处理装置的固定接收时钟。多个信道的多个固定接收时钟相互之间以对应固定处理时间周期的方式被移位。每个第一缓冲存储器被分配给信号处理控制器,该控制器借助控制信号将相应的第一缓冲存储器的状态指示给信号处理装置。如果分配给信道的控制信号在信号处理装置的有关接收时钟瞬间指示数字接收值是可用的,那么,这个值由信号处理装置接收,在完成信号处理算法之后,就是说,在为各个信道提供处理时间周期之后,将该控制信号存储在分配给各个信道的并存储至少一组数字输出值的第二缓冲存储器。除了决定性符号之外,一组输出值包括用于完成控制所需的控制信息。然后,这些输出数据用时钟控制装置提供的被控符号时钟再一次传送到下游部件或时钟控制装置。如果分配给信道的控制信号指示在信号处理装置的有关接收时钟瞬间没有新的接收值可用,则不使用该处理周期,所以,没有输出数据被写入第二缓冲存储器。在这种情况下,信号处理装置在未用处理时间周期的持续时间内未被激活或该信号处理装置可用于其它任务。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于印芬龙科技股份有限公司,未经印芬龙科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00813305.0/2.html,转载请声明来源钻瓜专利网。