专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2523900个,建议您升级VIP下载更多相关专利
  • [发明专利]减少EMI的并行传输方法-CN201010193068.8有效
  • 唐伟;范建林;史训男;范卫东;王开 - 无锡新硅微电子有限公司
  • 2010-06-07 - 2010-10-13 - H04B15/00
  • 本发明涉及一种减少EMI的并行传输方法,其包括如下步骤:a、接收并行;b、当接收的并行为初始数据时,执行步骤c;否则,执行步骤d;c、当接收的并行为初始数据时,传输的并行等于接收的并行,极性为低电平;d、当接收的并行为后续数据时,将当前的接收并行与前一时刻对应的接收并行的异或,,W个异或结果中包括M个“0”和N个“1”;当N≤W/2时,传输并行为当前的接收并行且极性为低电平;当N>W/2时,传输并行为当前的接收并行的反码且极性为高电平;e、传输并行及对应的极性;f、恢复对应的并行。本发明降低并行传输过程中的电磁干扰,提高了数据传输的准确率。
  • 减少emi并行数据传输方法
  • [发明专利]数据发送设备和数据发送方法-CN200410100694.2无效
  • 遊佐和幸 - 恩益禧电子股份有限公司
  • 2004-12-08 - 2005-06-15 - G06F13/38
  • 数据发送设备发送多比特的并行。该数据发送设备包括并行控制单元,当表示第一逻辑电平的比特数目大于表示第二逻辑电平的比特数目时,该并行控制单元输出并行每一比特的逻辑电平被翻转的并行数据发送器部分,允许第一电流流到相应于并行控制单元输出的并行中表示第一逻辑电平的比特的信号线;以及并行供给控制单元,将其每比特的逻辑电平被翻转的并行提供给接收侧。
  • 数据发送设备方法
  • [发明专利]检测并行块中标志的方法及装置-CN200610008312.2有效
  • 孟庆锋 - 华为技术有限公司
  • 2006-02-17 - 2006-11-08 - H04L29/00
  • 本发明涉及一种检测并行块中标志的方法及装置,所述方法包括步骤:A.将并行流进行数重组;B.对数据重组后的并行流进行并行检测,得到该并行流中的标志。所述装置包括:数据重组单元,用于将接收的并行流进行数重组,重组后的数据位宽是原并行位宽的二倍;数据检测单元,与数据重组单元相连,用于将重组后的并行流进行并行检测。本发明以解决目前技术中通过并行检测不能直接检测到该并行流中标志的问题,以及不能有效的节省检测时间的问题。
  • 检测并行数据标志方法装置
  • [发明专利]含有两个缓冲器的帧同步器-CN98102801.2无效
  • 高桥秀彰;西谷和雄 - 日本电气株式会社
  • 1998-07-02 - 1999-01-27 - H04N5/10
  • 在一种帧同步器中,一串行/并行转换器(1)将输入串行数信号(Din)转换为一并行信号(S1)。第一缓冲器接收第一并行信号产生第一并行信号,及第二缓冲器接收第一并行信号产生第二并行信号。选择器选择第一和第二并行信号中的一个以产生第三并行信号。串行/并行转换器将第三并行信号转换为输出串行数信号。还包括一缓冲器控制电路及一选择器控制电路。
  • 含有两个缓冲器同步器
  • [发明专利]接口控制电路-CN200810091327.9有效
  • 林敬雄 - 联咏科技股份有限公司
  • 2008-04-07 - 2009-10-14 - G06F13/42
  • 物理层接收器接收串行数,并将串行数转换为并行,且依据串行数而决定以高速传输模式或低功率传输模式传送并行。通道接收器接收并解码并行。桥接电路输出解码后的并行。若串行数包括读取指令,传送器指令编码器用以编码并行。通道传送器从桥接电路接收目标并行,并依据编码后的并行以低功率传输模式传送目标并行。物理层传送器将目标并行转换为目标串行数并输出目标串行数
  • 接口控制电路
  • [发明专利]一种用于串行接口的并行位宽变换电路-CN201910243521.2有效
  • 王自强;李貌;张春;王志华 - 清华大学
  • 2019-03-28 - 2020-10-27 - G06F13/40
  • 一种用于串行接口的并行位宽变换电路,包括发射端并行位宽变换电路和接收端并行位宽变换电路。在高速串行接口发射端,数据源根据要求输入10/20/40位的并行,经过发射端并行位宽变换电路,输出40位的并行,供实现并串转换功能的发射机使用。在高速串行接口接收端,实现串并转换功能的接收机恢复出40位的并行,经过接收端并行位宽变换电路,根据要求输出10/20/40位并行,供信号处理电路使用。该并行位宽变换电路结构简单,延时较小,易于实现。
  • 一种用于串行接口并行数据变换电路
  • [发明专利]数据并行处理-CN201180032739.5有效
  • C·D·查姆伯斯;A·拉尼瓦拉;F·J·皮里;R·R·亨利;J·蒂加尼;S·R·阿达姆斯;R·布拉德肖;N·韦曾鲍姆 - 谷歌公司
  • 2011-05-04 - 2013-05-15 - G06F9/30
  • 在包括一个或者多个处理模块并且提供本机处理环境的数据中心接收非置信应用。非置信应用包括数据并行流水线。安全处理环境用来执行非置信应用。数据并行流水线可以指定多个并行对象和并行操作。基于数据并行流水线,可以生成延缓的并行对象和延缓的并行操作的数据流图形,并且可以将一个或者多个图形变换应用于数据流图形以生成修正的数据流图形,修正的数据流图形包括延缓的并行对象和延缓的组合并行操作中的一个或者多个延缓的并行对象和延缓的组合并行操作可以执行延缓的组合并行操作以产生与延缓的并行对象对应的具体化的并行对象。
  • 数据并行处理
  • [发明专利]数据并行处理-CN201510772809.0有效
  • C·D·查姆伯斯;A·拉尼瓦拉;F·J·皮里;R·R·亨利;J·蒂加尼;S·R·阿达姆斯;R·布拉德肖;N·韦曾鲍姆 - 谷歌有限责任公司
  • 2011-05-04 - 2019-10-01 - G06F9/48
  • 本申请的各实施例涉及数据并行处理。在包括一个或者多个处理模块并且提供本机处理环境的数据中心接收非置信应用。非置信应用包括数据并行流水线。安全处理环境用来执行非置信应用。数据并行流水线可以指定多个并行对象和并行操作。基于数据并行流水线,可以生成延缓的并行对象和延缓的并行操作的数据流图形,并且可以将一个或者多个图形变换应用于数据流图形以生成修正的数据流图形,修正的数据流图形包括延缓的并行对象和延缓的组合并行操作中的一个或者多个延缓的并行对象和延缓的组合并行操作可以执行延缓的组合并行操作以产生与延缓的并行对象对应的具体化的并行对象。
  • 数据并行处理
  • [发明专利]多位宽数据串行转换装置-CN201010176289.4有效
  • 李广;李运海 - 华为技术有限公司
  • 2010-05-14 - 2010-09-08 - H03M9/00
  • 本发明提供一种多位宽数据串行转换装置,包括:数字逻辑模块,接收八的偶数倍并行或十的偶数倍并行,在串口速率选择信号、位宽选择信号和时钟信号的控制下,将八的偶数倍并行转换为十六位并行或将十的偶数倍并行转换为二十位并行;PLL模块,在串口速率选择信号和位宽选择信号的控制下,由参考时钟信号产生时钟信号,时钟信号包括采样时钟信号和同步时钟信号;第一串行转换模块,在采样时钟信号和同步时钟信号的控制下,将二十位并行转换为四位并行,或,将十六位并行转换为四位并行。该装置利用简单的逻辑门和触发器实现数据的串行转换,无需FIFO电路,结构简单。
  • 多位宽数据串行转换装置
  • [发明专利]并行总线上并行流的传输-CN200980156727.6有效
  • S·库琦;R·格梅利;L·罗恩彻蒂 - 阿尔卡特朗讯
  • 2009-12-11 - 2012-01-11 - H04L25/14
  • 描述了一种用于在并行总线上传输N个并行流的方法。该方法包括在第一通信设备处:生成包括以周期而周期性地分布的对齐字的另一并行流;在每个周期,旋转该N个并行流和该另一并行流由此生成N+1个旋转并行流,每个都包括以帧周期而周期性地分布的对齐字的部分;在并行总线的相应物理连接上发射该N+1个旋转并行流。该方法还包括在第二通信设备处:通过使用对齐字来对齐N+1个旋转并行流,由此补偿偏斜并且获得N+1个对齐并行流;以及在每个周期,解旋转N+1个对齐并行流,由此生成与N个并行流相对应的N个解旋转并行
  • 并行线上数据流传输
  • [发明专利]一种数据转换方法、系统及装置-CN202210514926.7在审
  • 祝丽燕;王耀 - 浙江禾川科技股份有限公司
  • 2022-05-12 - 2022-08-09 - G06F16/25
  • 本发明公开了一种数据转换方法、系统及装置,涉及数据转换领域,用于将串行数转换为并行,该方案中,在接收到bitslip信号时调整串行数数据位,以使串行数中各个并行的边界与并行时钟边界对齐;随后再细调采样时钟的采样位置至对齐处理后的串行数的各个数据位的最佳采样点,以按照对齐处理后的串行数的顺序进行采样,将串行数转换为并行。可见,本申请中在将串行数转换为并行时,不仅保证串行数中各个并行的边界与并行时钟边界对齐,以保证数据转换的准确性,还保证对串行数采样时的采样位置为最佳采样点,进一步保证数据采样的准确度和稳定性
  • 一种数据转换方法系统装置
  • [发明专利]一种32路并行DFT的实现结构-CN200910236855.3有效
  • 杨光文;杨新权;李立;谢耀菊;陈安和 - 西安空间无线电技术研究所
  • 2009-11-04 - 2010-06-16 - H04L27/26
  • 一种32路并行DFT的实现结构,本发明采用全并行结构,将32路并行按奇偶分裂成两个8路并行和1个16路并行,然后采用基2碟形算法对8路并行进行处理,采用基4碟形算法对16路并行进行处理,最后将两个8路并行的处理结果乘以常系数后与16路并行的处理结果进行直接加减运算,得到32路并行的DFT结果。本发明在频域上进行并行滤波,直接交叉乘积,相比时域多项滤波方法减少了延迟时间和乘法器个数,同时降低了FPGA处理规模,提高了硬件处理速度,非常适合于高速实时数字信号处理,可以节省硬件资源。本发明的实现结构完全可以用于32路并行的IDFT处理。
  • 一种32并行数据dft实现结构

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top