[发明专利]并行总线上并行数据流的传输有效

专利信息
申请号: 200980156727.6 申请日: 2009-12-11
公开(公告)号: CN102318303A 公开(公告)日: 2012-01-11
发明(设计)人: S·库琦;R·格梅利;L·罗恩彻蒂 申请(专利权)人: 阿尔卡特朗讯
主分类号: H04L25/14 分类号: H04L25/14;H04J3/06
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华
地址: 法国*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 描述了一种用于在并行总线上传输N个并行数据流的方法。该方法包括在第一通信设备处:生成包括以周期而周期性地分布的对齐字的另一并行数据流;在每个周期,旋转该N个并行数据流和该另一并行数据流由此生成N+1个旋转并行数据流,每个都包括以帧周期而周期性地分布的对齐字的部分;在并行总线的相应物理连接上发射该N+1个旋转并行数据流。该方法还包括在第二通信设备处:通过使用对齐字来对齐N+1个旋转并行数据流,由此补偿偏斜并且获得N+1个对齐并行数据流;以及在每个周期,解旋转N+1个对齐并行数据流,由此生成与N个并行数据流相对应的N个解旋转并行数据流。
搜索关键词: 并行 线上 数据流 传输
【主权项】:
一种用于在并行总线(BP)上将数目为N的并行数据流(PF11、…、PF41)从第一通信设备(CD1)向第二通信设备(CD2)传输的方法,所述方法包括在所述第一通信设备(CD1)处:a)生成包括以周期(T)而周期性地分布的多个对齐字(AW)的另一并行数据流(PF51);b)在每个周期(T),旋转所述数目为N的并行数据流(PF11、…、PF41)以及所述另一并行数据流(PF51),由此生成数目进一步为N+1的旋转并行数据流(PF12、…、PF52),所述数目进一步为N+1的旋转并行数据流(PF12、…、PF52)中的每一个包括以帧周期((N+1)xT)而周期性地分布的所述多个对齐字(AW)的部分;c)在所述并行总线(BP)的相应物理连接(PC1、…、PC5)上传输所述数目进一步为N+1的旋转并行数据流(PF12、…、PF52),所述方法还包括在所述第二通信设备(CD2)处:d)通过使用所述多个对齐字(AW)的所述部分来对齐所述数目进一步为N+1的旋转并行数据流(PF13、…、PF53)中的每一个,由此补偿偏斜并且获得数目进一步为N+1的对齐并行数据流(PF14、…、PF54);以及e)在每个周期(T),解旋转所述数目进一步为N+1的对齐并行数据流(PF14、…、PF54),由此生成与所述数目为N的并行数据流(PF11、…、PF41)相对应的数目为N的解旋转并行数据流(PF15、…、PF45)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔卡特朗讯,未经阿尔卡特朗讯许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200980156727.6/,转载请声明来源钻瓜专利网。

同类专利
  • 一种基于FPGA的多通道高速输入信号自动de-skew方法-201610647359.7
  • 曹桂平;董宁;唐世悦;吴畅;叶加圣 - 合肥埃科光电科技有限公司
  • 2016-08-09 - 2019-04-16 - H04L25/14
  • 一种基于FPGA的多通道高速输入信号自动de‑skew方法,涉及高速数据采集领域,具体包括以下步骤:步骤(1)检测并计算各数据通道间相对skew值;步骤(2)补偿各数据通道的skew使得各数据通道对齐;步骤(3)将数据锁存触发信号对齐到锁存窗口的中心。本发明基于FPGA中动态相位调整技术以及动态延迟技术,针对每个通道进行de‑skew,从而使得各通道数据在接收端进行锁存时达到完全的同步性,增大了数据有效锁存窗口,提高了数据锁存的正确性,为高速/超高速数据采集系统提供了一种可靠且行之有效的数据锁存方法。
  • 以最小PHY改变及无协议改变而增强MIPI D-PHY链路速率的方法-201480053914.2
  • 千石正一郎 - 高通股份有限公司
  • 2014-09-22 - 2018-12-07 - H04L25/14
  • 本发明描述促进尤其在电子设备内的两个装置之间的数据发射的系统、方法及设备。可检测数据通信链路的数据通道上运载或所述数据通信链路的定时通道上运载的信号的第一转变,且可基于所述第一转变在接收器时钟信号上产生边缘。可使用所述接收器时钟信号从所述数据通道捕获数据。所述定时通道可运载时钟信号、选通信号,或提供定时信息的另一信号。当在连续数据周期之间的边界处在多个数据通道中的任一者上未发生状态转变时,所述选通信号可在发信状态之间转变。
  • 使用非同步缓冲器的时钟域边界跨越-201380049608.7
  • 朱利安·M·凯因 - 吉林克斯公司
  • 2013-05-22 - 2018-04-03 - H04L25/14
  • 一种设备包含多个信道(250),其中所述信道中的每一者包含非同步缓冲器(210)、延时确定块(211)、分接头选择电路(220)以及可变延迟(202)。延时定位器(212)经配置以从所述信道中识别最长延时,且经耦合以将所述最长延时(219)提供到所述信道中的每一者的所述分接头选择电路(220)。对于所述信道(250)中的每一者而言所述延时确定块(211)经耦合至所述非同步缓冲器(210)以确定所述非同步缓冲器的延时值(218);所述分接头选择电路(220)经耦合以接收所述延时值(218)以及所述最长延时(219);所述分接头选择电路(220)经耦合至所述可变延迟(202);并且所述分接头选择电路(220)经配置以响应于所述延时值以及所述最长延时来选择所述可变延迟(202)的分接头中的一分接头。
  • 客房夜起引导系统-201610459867.2
  • 郭敏;谢海春;蒋汉柏;廖北平 - 醴陵恒茂电子科技有限公司
  • 2016-06-23 - 2016-08-24 - H04L25/14
  • 本发明提供一种降低CGMII接口时钟频率的方法及装置,方法包括:将CGMII接口的单通道扩展为二十通道;设置数据块计数器和包间隙计数器,数据块计数器用于监视数据块的数量,包间隙计数器用于调整插入包间隙的数量;以1280比特为发送数据位宽,当数据发送到数据包结尾端时,判断所在当前通道剩余多少个逻辑通道,根据单通道的空闲字符计数计算法则计算出需要插入包间隙的数量,在二十条通道并行插入间隙包;在数据块计数器达到16383时,将包间隙计数器的值初始为20。上述方法一方面降低了CGMII接口的时钟频率从而使得流控制机制设计得以实现,另一方面在不影响IEEE协议实现功能的情况下使得PCS块的设计能够很好的得到简化,同时也很好的保证了传输数据带宽。
  • 调整资源配置的方法、无线网络控制器和基站-201280000560.6
  • 闫坤;李秉肇;陈燕燕;郑潇潇 - 华为技术有限公司
  • 2012-06-28 - 2014-03-12 - H04L25/14
  • 申请提供了一种调整资源配置的方法、无线网络控制器和基站。该方法包括:向基站发送上行公共增强专用传输信道E-DCH资源池的配置信息,该上行公共E-DCH资源池的配置信息包括第一传输时间间隔对应的第一资源池的信息以及第二传输时间间隔对应的第二资源池的信息;接收该基站根据该资源池的使用情况发送的指示信息;根据该指示信息对第一资源池的配置进行调整。本申请的实施例可以由无线网络控制器接收基站根据与不同传输时间间隔对应的资源池的资源使用情况发送的指示信息,以便根据该指示信息对资源池的资源的配置进行调整,从而能够在多种传输时间间隔共存的情况下动态调整资源池的范围。
  • 用于对串行数据传输进行偏斜校正的设备和方法-201280018895.0
  • M·亨内蒂 - 美国亚德诺半导体公司
  • 2012-03-07 - 2014-01-08 - H04L25/14
  • 本发明公开了设备和方法,比如涉及对串行数据传输进行偏斜校正的那些。一个这种设备包括多个接收器(122a、122b、122n),其每一个被配置为接收串行数据流。所述接收器的每一个包括移位寄存器(380a-380d),其包括多个依次设置以传播字符流的级(441a-447a、441b-447b、441c-447c、441d-447d)。所述级的每一个被配置为存储字符,并将所述字符移位至下一级来回应时钟信号。所述接收器还包括具有多个输入的多路复用器(384a-384d),所述输入的每一个电耦合至所述移位寄存器的所述级的相应一个,并选择所述级的其中之一以生成输出,如此所述接收器中的所述多路复用器的输出便被偏斜校正。
  • 用于对串行数据传输进行偏斜校正的设备和方法-201280015088.3
  • M·亨内蒂 - 美国亚德诺半导体公司
  • 2012-03-07 - 2013-12-18 - H04L25/14
  • 公开了设备和方法,比如涉及对串行数据传输进行偏斜校正的那些。一个这种设备包括多个接收器(122a、122b、122n),其每一个被配置为接收串行数据流。所述接收器的每一个包括移位寄存器(380a-380d),其包括多个依次设置以传播字符流的级(441a-447a、441b-447b、441c-447c、441d-447d)。所述级的每一个被配置为存储字符,并将所述字符移位至下一级来回应时钟信号。所述接收器还包括具有多个输入的多路复用器(384a-384d),所述输入的每一个电耦合至所述移位寄存器的所述级的相应一个,并选择所述级的其中之一以生成输出,如此所述接收器中的所述多路复用器的输出便被偏斜校正。
  • 多信道高速收发机电路中的通道对通道时滞减少-201210012155.8
  • S·Y·舒马拉耶夫 - 阿尔特拉公司
  • 2006-08-17 - 2012-06-27 - H04L25/14
  • 可控制延迟电路被包括在多信道高速串行发射机和/或接收机电路的每一个信道中,以补偿或者至少帮助补偿在各种信道之间的可能时滞(不同的信号传播时间)。在使用CDR电路的系统中,所述延迟电路可以是被一个从所述CDR电路中获得的信号至少部分控制的,以使得由所述延迟电路引起的延迟量至少部分的响应于被所述CDR电路检测到的数据速率的变化。
  • 并行总线上并行数据流的传输-200980156727.6
  • S·库琦;R·格梅利;L·罗恩彻蒂 - 阿尔卡特朗讯
  • 2009-12-11 - 2012-01-11 - H04L25/14
  • 描述了一种用于在并行总线上传输N个并行数据流的方法。该方法包括在第一通信设备处:生成包括以周期而周期性地分布的对齐字的另一并行数据流;在每个周期,旋转该N个并行数据流和该另一并行数据流由此生成N+1个旋转并行数据流,每个都包括以帧周期而周期性地分布的对齐字的部分;在并行总线的相应物理连接上发射该N+1个旋转并行数据流。该方法还包括在第二通信设备处:通过使用对齐字来对齐N+1个旋转并行数据流,由此补偿偏斜并且获得N+1个对齐并行数据流;以及在每个周期,解旋转N+1个对齐并行数据流,由此生成与N个并行数据流相对应的N个解旋转并行数据流。
  • 无线通信系统中通过多条链路进行的分组传输-200980103677.5
  • P·J·布莱克;R·雷扎法 - 高通股份有限公司
  • 2009-01-30 - 2010-12-29 - H04L25/14
  • 描述了在无线通信系统中,在多条链路上产生和发送分组的技术。在一个方面中,发射机根据每条链路可用的可能性,为多条链路产生新分组。发射机根据每个载波上是否存在尚未完成的分组以及为该尚未完成的分组已发送的子分组的数目(如果存在尚未完成的分组),来确定该载波可用的可能性。发射机产生新分组,使得用于可用的可能性逐渐变小的各条链路的各个分组包括具有逐渐变大的序列号的数据单元。发射机确定每条链路是否是可用的,并且在可用的每条链路上发送分组。在另一方面中,发射机以确保按顺序传输的方式产生和发送新分组。在一个设计中,发射机为可能可用的链路的每个可能组合产生新分组。
  • 多源无线通信系统和方法-200680015565.0
  • 阿米·卡尔汗 - 京瓷公司
  • 2006-05-05 - 2009-11-04 - H04L25/14
  • 当蜂窝无线通信设备可以从多个(超过一个)传输源接收通信时,执行两个步骤。首先,编码由M个分组组成的源数据块,以便可以在接收机上根据N个分组中的任意K个(K=M+A)分组推导出源数据块,其中A<M,M<N,和N是编码分组总数。其次,从每个传输源发送不同子集的N个分组。该蜂窝无线通信设备可以从多个传输源接收分组。例如,可以通过里德-所罗门(RS)编码或者诸如Tornado编码或Raptor编码等无速率编码对源数据块编码。(有时也将它们称作Fountain编码)。多源的例子是在蜂窝通信系统内的多个基站。
  • 串行互联多通道的对齐和纠偏-200680040760.9
  • 蒂姆·庞修斯 - NXP股份有限公司
  • 2006-11-02 - 2009-07-29 - H04L25/14
  • 提供了通过多个串行链路在发送器和接收器之间进行数据通信的方法和设备,这些链路使发送器以下述方式沿每条通道发送串行位组:每个组(每条通道)的首位以正确的顺序到达接收终端。本发明的多个实施例包括声明通道之间的最大偏移的预算。在这样的实施例中,在确定通道之间的偏移预算之后,将要被发送的数据分成N位的组,其中N是任何比M*S大的合适的数,其中M是通道数,S是以位时间计的预算偏移。
  • 传送数据的方法-200810174315.2
  • 约瑟·葛瑞丹;艾佛瑞·史达福利;堤摩西·A·亚瑟尼司 - 美商内数位科技公司
  • 2002-11-19 - 2009-04-01 - H04L25/14
  • 一种用于用户设备(UE)的混合并行/串行总线接口,此者具有一数据区块解多路复用装置。该数据区块解多路复用装置具有一输入,此者经配置设定以接收一数据区块,并将该数据区块解多路复用成多个细块。对于各个细块,一并行转串行转换器可将该细块转化成串行数据。一线路可传送各个细块的串行数据。一串行转并行转换器可转换各细块的串行数据以复原该细块。数据区块重建装置可将各复原细块合并成该数据区块。
  • 利用交替的奇偶抗扭斜信道同步数据信道的方法和装置-200680023475.6
  • T·F·林克;K-H·奥托 - 朗迅科技公司
  • 2006-06-29 - 2009-03-18 - H04L25/14
  • 本发明包括一种利用抗扭斜比特流来对准多条数据信道的方法和装置。该方法包括接收抗扭斜比特流,通过处理抗扭斜比特流来识别对准的抗扭斜帧,通过比较来自对准的抗扭斜帧的抗扭斜信道比较位和来自多条数据信道的每一条的数据信道比较位来识别与多条数据信道的每一条相关的数据信道对准位置,以及选择分别与多条数据信道相关的多个数据信道对准位置来对准多条数据信道。多条数据信道被对准,以大大减少与数据信道相关的扭斜。抗扭斜比特流包括与多条数据信道相关的数据位和利用至少一部分数据位生成的多个奇偶校验位。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top