[发明专利]一种信号的边沿检测装置在审

专利信息
申请号: 201910324805.4 申请日: 2019-04-22
公开(公告)号: CN111835320A 公开(公告)日: 2020-10-27
发明(设计)人: 彭小卫 申请(专利权)人: 珠海格力电器股份有限公司
主分类号: H03K5/1534 分类号: H03K5/1534;H03K5/133;H03K19/20
代理公司: 北京同达信恒知识产权代理有限公司 11291 代理人: 黄志华
地址: 519070 广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请公开了一种信号的边沿检测装置,涉及电子电路领域,用以解决现有技术中检测方法比较单一的问题。本申请提供一种信号的边沿检测装置,所述装置包括:由指定数量的逻辑门器件构成的延时单元,以及检测单元;所述延时单元用于接收信号,并输出延迟指定时长的延时信号;所述检测单元用于对所述延迟信号和所述信号进行处理,得到检测信号;所述检测信号包括上升沿信号或下降沿信号。这样,通过使用一些逻辑门得到检测信号,在不需要时钟的情况下,即可完成对信号的边沿检测。
搜索关键词: 一种 信号 边沿 检测 装置
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海格力电器股份有限公司,未经珠海格力电器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910324805.4/,转载请声明来源钻瓜专利网。

同类专利
  • 基于FPGA的数字信号高速采集方法及系统-202310936359.9
  • 田万里;贺增昊;吕增强;王啸;杨江涛 - 中电科思仪科技股份有限公司
  • 2023-07-27 - 2023-09-12 - H03K5/1534
  • 本公开提供了基于FPGA的数字信号高速采集方法及系统,涉及高速信号采集技术领域,获取待采集的数字通道,将数字通道的差分数字通道信号和差分时钟参考信号连接至FPGA;将差分信号和差分时钟参考信号变为单端信号,对单端数字通道信号进行多路复制,并对每路复制后的信号进行时间延迟控制,将单端时钟信号作为参考时钟,生成多路采样时钟信号和采样点降速接收时钟信号,对每路采样时钟进行相位差控制,将生成的多路采样时钟信号和复制产生的多路差分信号进行采样;产生多路采样点,按照采集时间的先后顺序将多路采样点进行排序,恢复采样序列,实现采样点的降速接收,至此,完成数字信号的高速采集。本公开能够大幅提升数字信号的高速采集。
  • 用于控制声光的部件的方法和信号产生器-201911283769.8
  • 贝恩德·维茨戈夫斯基 - 莱卡微系统CMS有限责任公司
  • 2019-12-13 - 2023-09-01 - H03K5/1534
  • 本发明涉及一种用于控制声光的部件(200)的方法,该部件具有声光的晶体(202)和压电的变换器(201),该变换器用于使得所述声光的晶体(202)处于机械的振动中,其中,利用具有至少一个控制频率的控制信号(300)来控制所述压电的变换器(201),其中,在机械的振动波(301)通过所述声光的晶体(202)期间,至少一个控制频率在中心频率附近交替地取几个不同的值,从而由在所述声光的晶体(202)中的密度波动产生的光栅同时具有不同的晶格间距。本发明还涉及一种被设计用于实施这种方法的信号产生器、一种装置和一种显微镜。
  • 一种新型双边沿检测电路-201810529053.0
  • 李富华;戴晶星;吴庆 - 苏州大学
  • 2018-05-29 - 2023-08-29 - H03K5/1534
  • 为了解决待检测的数据脉冲信号的频率大于等于时钟频率的二分频时,传统的双触发器边沿检测电路的结构无法检测或者会漏检测数据脉冲信号的沿的变化的问题,本发明提出一种新型信号沿边沿检测电路,其不采用触发器DFF,而是采用锁存器Dlatch构成边沿检测电路,其能够检测更加接近时钟频率的待测数据脉冲信号的边沿变化,且能够改善传统的双边沿检测电路的器件延时情况。
  • 一种新型信号上升沿边沿检测电路-201810530907.7
  • 李富华;戴晶星;吴庆 - 苏州大学
  • 2018-05-29 - 2023-08-25 - H03K5/1534
  • 为了解决待检测的数据脉冲信号的频率大于等于时钟频率的二分频时,传统的双触发器边沿检测电路的结构无法检测或者会漏检测数据脉冲信号的沿的变化的问题,本发明提出一种新型信号上升沿边沿检测电路,其不采用触发器DFF,而是采用锁存器Dlatch构成边沿检测电路,其能够检测更加接近时钟频率的待测数据脉冲信号的边沿变化,且能够改善传统的双边沿检测电路的器件延时情况。
  • 一种新型信号下降沿边沿检测电路-201810529067.2
  • 李富华;戴晶星;吴庆 - 苏州大学
  • 2018-05-29 - 2023-08-15 - H03K5/1534
  • 为了解决待检测的数据脉冲信号的频率大于等于时钟频率的二分频时,传统的双触发器边沿检测电路的结构无法检测或者会漏检测数据脉冲信号的下降沿的变化的问题,本发明提出一种新型信号下降沿边沿检测电路,其不采用触发器DFF,而是采用锁存器Dlatch构成边沿检测电路,其能够检测更加接近时钟频率的待测数据脉冲信号的边沿变化,且能够改善传统的双边沿检测电路的器件延时情况。
  • 异步边沿检测电路、从机电路及芯片-202310862286.3
  • 张华秋;乔宁;白鑫 - 深圳时识科技有限公司
  • 2023-07-14 - 2023-08-11 - H03K5/1534
  • 本发明公开了一种异步边沿检测电路、从机电路及芯片。为解决现有技术如何基于传统商用EDA工具开发且可发挥异步电路优势的边沿检测电路的难题,本发明的异步边沿检测电路包括:第一逻辑部I和所述第二逻辑部II基于异步边沿检测电路的输入及其输出的变化产生指示,第三逻辑部III进行复位和确认第一逻辑部和第二逻辑部产生的指示,第四逻辑部IV基于第三逻辑部III的指示输出事件。本发明结构简单,模块化突出,处理速度快、功耗低、抗干扰性强,能够基于EDA工具进行商业化设计。本发明适用于异步电路或神经形态领域。
  • 一种脉冲信号捕获电路、微处理芯片-202310474717.9
  • 夏政委;张虚谷;张剑云;郭菁;曾豪 - 珠海极海半导体有限公司
  • 2023-04-27 - 2023-07-28 - H03K5/1534
  • 本申请实施例提供的一种脉冲信号捕获电路及微处理芯片,包括振荡延迟线,振荡延迟线包括逻辑门及依次电连接的n个延迟元件;逻辑门的第一输入端与第n个延迟元件的输出端电连接,第二输入端用于接收使能信号,输出端与第一个延迟元件的第一输入端电连接;捕获延迟线,包括依次电连接的m个捕获延迟元件,第一捕获延迟元件的第一输出端及第二输入端分别与第二捕获延迟元件的第一输入端及第二输出端电连接;信号处理模块,输入端用于接收输入信号,输出端与第一个捕获延迟元件的第一输入端电连接;时钟处理模块,第一输入端与第n个延迟元件的输出端电连接,输出端与第m个捕获延迟元件的第二输入端电连接。用以减小电路的占用面积及成本。
  • 应用在嗅觉解码系统中呼吸相位实时定位的方法、装置、存储介质及电子设备-202211584518.5
  • 王攀科;赵云 - 广东医科大学
  • 2022-12-09 - 2023-04-18 - H03K5/1534
  • 本申请实施例公开了一种应用在嗅觉解码系统中呼吸相位实时定位的方法、装置、存储介质及电子设备,涉及嗅觉解码领域。本申请通过低通滤波单元对模数转换器生成的数字呼吸信号进行滤波处理,将滤波后的数字呼吸信号进行周期锁定生成呼吸周期锁定信号,在检测到气味投递信号有效时,根据呼吸周期锁定信号确定的首个呼吸周期内检测数字呼吸信号的过零点,将过零点的相位作为嗅觉解码的起始位置,实现在气味投递后快速完成对呼吸相位的定位,使得嗅觉解码系统后续进行的实时气味解码成为可能。
  • 脉冲边沿检测电路-202180024895.0
  • 伊藤卓祐;根塚智裕;青木康明;中村祐太;吉谷崇志 - 株式会社电装
  • 2021-03-09 - 2022-11-11 - H03K5/1534
  • 在脉冲边沿检测电路(7)中,测量电路(4)的内部的比较器将电压Vds与基准电压进行比较并输出脉冲信号(Vin)。RSFF(11)在通过脉冲信号(Vin)变化为高电平而检测出上升沿的定时,将信号(OUT1)设为高电平。由此,RSFF(13)的置位信号成为无效并且复位信号成为有效,能够检测脉冲信号(Vin)的下降沿。若脉冲信号(Vin)从高电平变化为低电平而产生下降沿,则RSFF(13)的置位信号成为有效,信号(OUT2)成为高电平。
  • 可调脉冲宽度时钟生成器和数据运算单元-202221265673.6
  • 不公告发明人 - 北京源启先进微电子有限公司
  • 2022-05-23 - 2022-10-21 - H03K5/1534
  • 本实用新型提供了一种可调脉冲宽度时钟生成器和数据运算单元,可调脉冲宽度时钟生成器包括信号生成模块以及切沿实施模块,信号生成模块的输入端与时钟源连接,并接收时钟源发出的时钟源信号,信号生成模块对时钟源信号进行逻辑处理以生成切沿信号,并将切沿信号从输出端输出,切沿实施模块根据时钟源信号的上升沿生成脉冲时钟信号的上升沿,并在时钟源信号的高电平持续时间内根据切沿信号对时钟源信号进行逻辑处理,以生成脉冲时钟信号的下降沿,脉冲时钟信号从切沿实施模块的输出端输出。该可调脉冲宽度时钟生成器生成的脉冲时钟信号输入到需要时钟信号电平触发的锁存电路中后,能够减少输入锁存电路的输入数据信号所需的保持时间。
  • 一种检测机用调制波的读取方法-202210807847.5
  • 屈粮富;张大伟;马慧娟 - 天津普智芯网络测控技术有限公司
  • 2022-07-11 - 2022-09-13 - H03K5/1534
  • 本发明提供一种检测机用调制波的读取方法,包括S1:获取激励波信号的传输周期和测试设备的基准周期,依据传输周期和基准周期获取循环值和补偿时间;S2:测试设备间隔循环值个基准周期并延迟补偿时间后读取一次信号,叠加补偿时间生成总延时;S3:判断总延时是否小于基准周期时,是,跳转至S2步骤;否,测试设备间隔循环值+1个基准周期和延迟补偿时间后读取一次信号,总延时减去一个基准周期并叠加补偿时间后生成新的总延时,跳转至S2步骤。本发明能够读取任意频率的激励波信号的同时,提高了数据读取的准确性,以保证芯片的测试效率和准确性。
  • 一种信号边沿比较器-202210351951.8
  • 蒋俊国;马毅超 - 陕西科技大学
  • 2022-04-02 - 2022-06-03 - H03K5/1534
  • 本发明公开了一种信号边沿比较器,包括:脉冲转换电路,用于将两个待比较信号的上升沿或下降沿分别转换为相应的脉冲信号;信号比较电路,与脉冲转换电路电连接,用于对两个脉冲信号进行比较,并输出比较结果。本发明通过将信号的沿变转换为脉冲信号,将转变的脉冲信号进行比较,将输出结果进行锁定,同时设置两路控制信号,一路设置信号rsti与输入信号紧密相关,有利于设置比较器的比较窗口,另一路复位信号rste随机复位整体设计。整体可以实现将相位极为靠近的两组信号快速辨识出沿变在时域上的先后关系,同时可以将比较结果输出锁存,能够便于数字电路采集。
  • 一种信号沿检测延迟电路-202210189113.5
  • 洪锋明 - 成都芯翼科技有限公司
  • 2022-03-01 - 2022-06-03 - H03K5/1534
  • 本发明公开了一种信号沿检测延迟电路,包括沿选择单元、延迟单元和输出单元;沿选择单元用于选择对数字输入信号施加上升沿或下降沿,生成上升沿信号或下降沿信号,并将上升沿信号或下降沿信号发送至延迟单元;延迟单元用于为上升沿信号或下降沿信号加入延迟,生成边沿检测信号,并将边沿检测信号发送至输出单元;输出单元用于接收并输出边沿检测信号。本发明通过简单的电路结构即可实现边沿检测功能,可实现EEPROM的边沿检测;将耗尽型第三NMOS管MN03接成二极管结构来控制数字信号的传输延迟,该二极管结构有效控制泄放电流,能够使得后级电荷泄放到零,从而生成边沿检测信号,结构简单。
  • 模数数据转换器和/或数模数据转换器的同步的方法-201680065692.5
  • E·布安;R·洛布;J·利古扎特;M·斯塔克勒尔 - 特利丹E2V半导体简化股份公司
  • 2016-11-04 - 2022-02-25 - H03K5/1534
  • 在一种数据处理结构中,包括:控制单元和将与公共参考时钟CLK的有效沿同步的转换器CNj;同步方法,其涉及将转换器布置到至少一个串行链中;以及通过将由控制单元发射的同步信号SYNC‑m传播到链中下一个转换器的同步输入IN来同步转换器的过程,所述信号在与时钟的有效沿再同步之后被每个转换器重新发送为输出OUT。每个转换器都包括同步配置寄存器REG,其包含至少一个极性参数Sel‑edgej,该极性参数设定参考时钟沿的极性,以可靠地检测在转换器的输入处接收的同步信号。相位参数Sel‑shiftj也能够使转换器的n个转换芯的采样时钟的相位同步,所述n个转换芯工作在通过将参考时钟CLK频率除以n获得的采样频率上。
  • 一种新型脉冲信号取样门电路-202023127486.5
  • 顾华群;秦冲 - 南京法拉德科技有限公司
  • 2020-12-22 - 2021-07-13 - H03K5/1534
  • 本实用新型公开了一种新型脉冲信号取样门电路,包括取样电路、直流偏置电路和缓冲电路。本实用新型克服了现有取样门电路的缺点,可以调节整个取样门的直流偏置,可实现高输入阻抗、低输出阻抗,整体可以实现低速A/D对高速信号的采样,大大降低了整个超宽带无损检测系统的成本。
  • 边沿调节电路、集成电路以及电子设备-202011612203.8
  • 汪江;刘帅锋 - 合肥市芯海电子科技有限公司
  • 2020-12-30 - 2021-05-14 - H03K5/1534
  • 本申请实施例提供了一种边沿调节电路、集成电路以及电子设备,该边沿调节电路,包括状态切换单元、电容单元、开关单元以及负载电容,其中,负载电容的一端用于输出需求信号:状态切换单元连接于电容单元,且用于连接预设电源,状态切换单元用于接收输入信号,并根据输入信号的电平状态控制预设电源对电容单元充电;开关单元连接于预设电源与负载电容,且用于根据电容单元的充电状态控制预设电源对负载电容充放电,以控制需求信号的边沿斜率。本申请实施例提供的边沿调节电路能够调节需求信号的边沿斜率,使得该需求信号能够顺利通过眼图测试。
  • 一种信号的边沿检测装置-201910324805.4
  • 彭小卫 - 珠海格力电器股份有限公司
  • 2019-04-22 - 2020-10-27 - H03K5/1534
  • 本申请公开了一种信号的边沿检测装置,涉及电子电路领域,用以解决现有技术中检测方法比较单一的问题。本申请提供一种信号的边沿检测装置,所述装置包括:由指定数量的逻辑门器件构成的延时单元,以及检测单元;所述延时单元用于接收信号,并输出延迟指定时长的延时信号;所述检测单元用于对所述延迟信号和所述信号进行处理,得到检测信号;所述检测信号包括上升沿信号或下降沿信号。这样,通过使用一些逻辑门得到检测信号,在不需要时钟的情况下,即可完成对信号的边沿检测。
  • 应用于集成磁隔离芯片的边沿转换编码电路和解码电路-201921367732.9
  • 李威;袁思彤;文守甫;罗和平;王建斌;程瑜 - 宜宾市叙芯半导体有限公司
  • 2019-08-22 - 2020-05-08 - H03K5/1534
  • 应用于集成磁隔离芯片的边沿转换编码电路和解码电路,涉及集成电路技术。本实用新型的编码电路包括下述部分:外部信号输入端;第一与门,其一个输入端接外部信号输入端,另一个输入端接边沿检测电路的输出端,其输出端接变压器的原端绕组第一端;第二与门,其一个输入端接边沿检测电路的输出端,另一个输入端接反相器的输出端,其输出端接变压器的原端绕组第二端;边沿检测电路,其输入端接外部信号输入端;反相器,其输入端接外部信号输入端;变压器副端绕组的一端作为转换输出端,另一端接地。本实用新型能大大提高信号传输速率。同时,实施该方案只需要一个变压器,芯片面积小。
  • 一种新型信号下降沿边沿检测电路-201820810333.4
  • 李富华;戴晶星;吴庆 - 苏州大学
  • 2018-05-29 - 2019-02-22 - H03K5/1534
  • 为了解决待检测的数据脉冲信号的频率大于等于时钟频率的二分频时,传统的双触发器边沿检测电路的结构无法检测或者会漏检测数据脉冲信号的下降沿的变化的问题,本实用新型提出一种新型信号下降沿边沿检测电路,其不采用触发器DFF,而是采用锁存器Dlatch构成边沿检测电路,其能够检测更加接近时钟频率的待测数据脉冲信号的边沿变化,且能够改善传统的双边沿检测电路的器件延时情况。
  • 一种时钟状态指示电路及方法-201410679855.1
  • 谢闯;杨志家;王剑;董策;段茂强;吕岩;张超 - 中国科学院沈阳自动化研究所
  • 2014-11-24 - 2019-01-04 - H03K5/1534
  • 本发明涉及一种时钟状态指示电路,包括时钟分频电路、边沿修正电路、边沿检测电路和移位寄存器电路;所述时钟分频电路与边沿修正电路连接;所述边沿修正电路与边沿检测电路、移位寄存器电路连接;所述边沿检测电路与移位寄存器电路连接;其方法为生成不同的分频时钟信号和周期复位信号,通过移位寄存器的移位和复位操作指示时钟状态。本发明电路当采用2分频时,最小可采用六个触发器和二个门电路即可以实现时钟状态指示功能,具有结构简单、运行功耗小等优点。
  • 一种新型双边沿检测电路-201820810314.1
  • 李富华;戴晶星;吴庆 - 苏州大学
  • 2018-05-29 - 2018-12-18 - H03K5/1534
  • 为了解决待检测的数据脉冲信号的频率大于等于时钟频率的二分频时,传统的双触发器边沿检测电路的结构无法检测或者会漏检测数据脉冲信号的沿的变化的问题,本实用新型提出一种新型信号沿边沿检测电路,其不采用触发器DFF,而是采用锁存器Dlatch构成边沿检测电路,其能够检测更加接近时钟频率的待测数据脉冲信号的边沿变化,且能够改善传统的双边沿检测电路的器件延时情况。
  • 一种新型信号上升沿边沿检测电路-201820812267.4
  • 李富华;戴晶星;吴庆 - 苏州大学
  • 2018-05-29 - 2018-12-18 - H03K5/1534
  • 为了解决待检测的数据脉冲信号的频率大于等于时钟频率的二分频时,传统的双触发器边沿检测电路的结构无法检测或者会漏检测数据脉冲信号的沿的变化的问题,本实用新型提出一种新型信号上升沿边沿检测电路,其不采用触发器DFF,而是采用锁存器Dlatch构成边沿检测电路,其能够检测更加接近时钟频率的待测数据脉冲信号的边沿变化,且能够改善传统的双边沿检测电路的器件延时情况。
  • 对脉冲边沿信号具有检测、计数和验证功能的电路-201510319251.0
  • 曹春 - 天津大学
  • 2015-06-11 - 2017-11-03 - H03K5/1534
  • 本发明公开了一种对脉冲边沿信号具有检测、计数和验证功能的电路,包括2个触发器、3组锁存器、4个加法器、2个与门、1个异或门和1个比较器;本发明电路通过检测可以判断该边沿信号是上升沿脉冲或者下降沿脉冲,并且可以针对上升沿和下降沿的出现次数分别进行计数,为了判断该电路对两个脉冲边沿的计数是否正确,该电路还增加了对双边沿脉冲的检测,当上升沿脉冲计数的数值与下降沿脉冲计数的数值之和等于双边沿脉冲计数的数值时,则说明上升沿和下降沿的计数数值都是正确,否则说明计数发生错误。实现了对采样数据的信号提取、处理和验证,提高了数据分析的可靠性和准确性,该电路原理简单,易于制作,有着极大的优势。
  • 信号产生器和信号产生方法-201710041745.6
  • 陈邦宁;薛育理 - 联发科技股份有限公司
  • 2017-01-19 - 2017-08-04 - H03K5/1534
  • 本发明提供一种信号产生器和信号产生方法,其中,信号产生器包括多个边沿采样电路,每一个边沿采样电路用于接收振荡信号,对振荡信号进行采样以获得在所述振荡信号的一个周期中的上升沿和下降沿中的至少一个,以及使用所述上升沿和下降沿中的至少一个输出采样信号;边沿组合电路,用于组合所述多个边沿采样电路在所述振荡信号的同一周期中分别产生的多个采样信号,以产生输出信号。通过使用该技术方案,组合在振荡信号的同一周期中产生的多个采样信号,来生成输出信号,使得输出信号能够具有较高的频率。
  • 基于单向再生比较器的预加重电路-201610982944.2
  • 陈伟伟;张亚伟;李文辉;汪鹏君;杨建义 - 宁波大学
  • 2016-11-09 - 2017-04-26 - H03K5/1534
  • 本发明公开了一种基于单向再生比较器的预加重电路,包括第一MOS管、第二MOS管、第三MOS管、第四MOS管、第五MOS管、第六MOS管、第七MOS管、第八MOS管、第九MOS管、第十MOS管、第十一MOS管和压控电压源,第一MOS管、第二MOS管、第三MOS管、第四MOS管、第五MOS管、第六MOS管、第七MOS管、第八MOS管和第九MOS管构成再生比较器,第十MOS管和第十一MOS管为两个辅助开关管,压控电压源作为缓冲级;优点是结构简单,延迟较小,具有较高的精度和稳定性。
  • 双边沿检测电路-201520268610.X
  • 杨小华 - 深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院
  • 2015-04-29 - 2015-07-22 - H03K5/1534
  • 本实用新型公开一种双边沿检测电路,电路包括反相器U1、电容C1、带施密特触发的反相器U2和异或门U4,被检测信号输入端同时连接在反相器U1的输入端和异或门U4的一个输入端上,反相器U1的输出端连接在带施密特触发的反相器U2输入端上,反相器U1的输出端和带施密特触发的反相器U2输入端之间通过电容C1接地,带施密特触发的反相器U2的输出端连接在异或门U4的另一个输入端上,异或门U4的输出端为双边沿检测电路的输出端。本实用新型较之现有边沿检测芯片相比,电路结构简单,实现成本较低,且能够方便的进行边沿检测等,可靠性和稳定性好,电路能够很好的解决边沿检测等问题。
  • 一种模组容性负载引起的纳秒级边沿时间测量系统-201420400382.2
  • 陈文源;孙鹏;殷建东;倪建强 - 苏州华兴源创电子科技有限公司
  • 2014-07-18 - 2014-12-03 - H03K5/1534
  • 本实用新型公开了一种模组容性负载引起的纳秒级边沿时间测量系统,该系统包括本实用新型公开了一种模组容性负载引起的纳秒级边沿时间测量系统,该系统包括控制模块、脉冲信号产生电路、脉冲信号输出端、脉冲信号输入端、数据采集模块、数据处理模块和数据存储模块。本实用新型可有效的测量由模组中容性负载引起脉冲信号边沿时间及相应的电压,并通过信号边沿时间及相应的电压确定模组中容性负载的大小,从而提高对模组性能的判定。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top