[发明专利]一种降低LDPC误码平层的方法有效
申请号: | 201811064276.0 | 申请日: | 2018-09-12 |
公开(公告)号: | CN109412611B | 公开(公告)日: | 2022-06-10 |
发明(设计)人: | 龚晖 | 申请(专利权)人: | 珠海妙存科技有限公司 |
主分类号: | H03M13/29 | 分类号: | H03M13/29 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 俞梁清 |
地址: | 519000 广东省珠海市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的技术方案包括一种降低LDPC误码平层的方法,用于实现:使用常规的初步校验后统计不满足的校验式的个数,预设合适的门限,在不满足校验式的个数小于所设门限的情况下,根据不满足的校验式获取对应的码字,执行纠正,降低误码平层。本发明的有益效果为:尝试通过翻转比特来降低误码平层的方法,通过预设的迭代次数和门限,避免解码失败进入死循环并高效的进行CRC联合校验,配合预设的翻转策略进行比特翻转,可以大幅降低误码平层,提高解码成功率。 | ||
搜索关键词: | 一种 降低 ldpc 误码平层 方法 | ||
【主权项】:
1.一种降低LDPC误码平层的方法,其特征在于,该方法包括以下步骤:S100、输入码字进行校验并开始迭代,得到校验结果;S200、根据校验结果判断是否所有校验式都满足,若是则退出迭代,完成校验,否则执行下一步骤;S300、判断迭代次数是否等于预设最大迭代次数,若是则继续执行下一步骤,否则执行步骤S100;S400、判断不满足的校验式个数是否少于预设门限,若是则继续执行下一步骤,否则退出迭代并完成校验;S500、根据不满足的校验式获取对应的可疑错误比特,执行纠正;S600、退出迭代,完成校验。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海妙存科技有限公司,未经珠海妙存科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811064276.0/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类