[发明专利]非稳态数据实时采集数据压缩方法有效

专利信息
申请号: 201810312748.3 申请日: 2018-04-09
公开(公告)号: CN108616280B 公开(公告)日: 2021-10-26
发明(设计)人: 杜林;陈伟根;王有元;李剑;万福;余辉宗;王棣生 申请(专利权)人: 重庆大学
主分类号: H03M7/30 分类号: H03M7/30
代理公司: 北京同恒源知识产权代理有限公司 11275 代理人: 赵荣之
地址: 400044 重*** 国省代码: 重庆;50
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种非稳态数据实时采集数据压缩方法,该方法基于FPGA平台和硬件描述语言,FPGA平台分别连接至模数转换器和外部存储器,模拟信号通过信号调理电路输入模数转换器,具体包含:S1:初始化FPGA系统参数;S2:启动ADC进行模数转换;S3:FPGA接收ADC的AD转换值DI;S4:判断|DR‑DI|≤DL,若是,则认为为同一数据,重复个数n=n+1,执行步骤S5,若否,则认为数据不同,更新DR的值,并将buff缓存器中的数据全部写入外部存储器,随后buff缓存器清零,将此时的DI值写入buff缓存器的低N位,高16‑N位记录当前重复个数n;S5:判断当前重复个数n是否溢出,S6:重复步骤S3‑S5,直到完成采集。本发明方法提高了波形数据的完整性,能够同时适应多种过电压信号的完整采集。
搜索关键词: 稳态 数据 实时 采集 数据压缩 方法
【主权项】:
1.非稳态数据实时采集数据压缩方法,其特征在于:该方法基于FPGA平台和硬件描述语言,所述FPGA平台分别连接至模数转换器(ADC)和外部存储器,模拟信号通过信号调理电路输入所述模数转换器,该方法具体包含如下步骤:S1:初始化FPGA系统参数;S2:启动ADC进行模数转换;S3:FPGA接收ADC的AD转换值DI,并计算中间比较变量DR与转换值DI的差值;S4:判断|DR‑DI|≤DL,若是,则认为为同一数据,重复个数n=n+1,执行步骤S5,若否,则认为数据不同,更新DR=DI,并将buff缓存器中的数据全部写入外部存储器,随后buff缓存器清零,将此时的DI值写入buff缓存器的低N位,高16‑N位记录当前重复个数n;S5:判断当前重复个数n是否溢出,若是,则buff缓存器地址指针增加,在buff缓存器空间的下一个连续的双字节低N位写数据,高16‑N位继续记录当前重复个数;若否,则buff地址指针不变,在原来双字节储存空间的低N位写数据,高16‑N位记录当前重复个数,并执行步骤S6;S6:重复步骤S3‑S5,直到完成采集。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆大学,未经重庆大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810312748.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top