[发明专利]一种小数分频降低频率抖动电路及方法在审
申请号: | 201710433104.5 | 申请日: | 2017-06-09 |
公开(公告)号: | CN107248862A | 公开(公告)日: | 2017-10-13 |
发明(设计)人: | 彭永林 | 申请(专利权)人: | 芯海科技(深圳)股份有限公司 |
主分类号: | H03L7/197 | 分类号: | H03L7/197;H03L7/099 |
代理公司: | 深圳市神州联合知识产权代理事务所(普通合伙)44324 | 代理人: | 周松强 |
地址: | 518067 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种小数分频降低频率抖动电路及方法,该电路包括有PFD、CP、LPF、VCO、三阶Σ‑Δ、可编程分频器、DIV,PFD、CP、LPF、VCO依次连接,可编程分频器接于VCO和PFD之间,三阶Σ‑Δ接于可编程分频器,VCO和可编程分频器均接于DIV;Fvco的输出频率经过三阶Σ‑Δ、可编程分频器分频后,输入到PFD,与PFD输入的参考时钟进行比较,PFD的两个输入时钟的频率和相位的任何不同,都会通过CP转换为对应的电压信号,再经过LPF滤掉高频噪声后,输入VCO调节Fvco的输出频率和相位,直到PFD的两个输入时钟的频率和相位接近相同为止,这时Fvco能够输出期望的频率和相位。 | ||
搜索关键词: | 一种 小数 分频 降低 频率 抖动 电路 方法 | ||
【主权项】:
一种小数分频降低频率抖动电路,其特征在于该电路包括有PFD、CP、LPF、VCO、三阶Σ‑Δ、可编程分频器、DIV,PFD、CP、LPF、VCO依次连接,可编程分频器接于VCO和PFD之间,三阶Σ‑Δ接于可编程分频器,VCO和可编程分频器均接于DIV;Fvco的输出频率经过三阶Σ‑Δ、可编程分频器分频后,输入到PFD,与PFD输入的参考时钟进行比较,PFD的两个输入时钟的频率和相位的任何不同,都会通过CP转换为对应的电压信号,再经过LPF滤掉高频噪声后,输入VCO调节Fvco的输出频率和相位,直到PFD的两个输入时钟的频率和相位接近相同为止,这时Fvco能够输出期望的频率和相位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于芯海科技(深圳)股份有限公司,未经芯海科技(深圳)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710433104.5/,转载请声明来源钻瓜专利网。