[发明专利]提高FPGA原型验证效率的装置及方法有效

专利信息
申请号: 201710103775.5 申请日: 2017-02-24
公开(公告)号: CN106919748B 公开(公告)日: 2021-01-22
发明(设计)人: 王棚辉;乔英良 申请(专利权)人: 苏州浪潮智能科技有限公司
主分类号: G06F30/347 分类号: G06F30/347
代理公司: 郑州大通专利商标代理有限公司 41111 代理人: 陈勇
地址: 215000 江苏省苏州*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及芯片原型验证技术领域,尤其涉及一种提高FPGA原型验证效率的装置及方法。本发明公开了一种提高FPGA原型验证效率的装置,该装置包括:监控单元,所述监控单元进一步包括:被监控报文存储单元,传输报文接收单元,触发判断单元及异常结果发送单元,其中:所述被监控报文存储单元,用于存储被监控报文的内容;所述传输报文接收单元,用于接收并读取来自NC芯片的传输报文;所述触发判断单元,用于对比传输报文的内容与被监控报文的内容是否一致。本发明还公开了一种提高FPGA原型验证效率的方法。本发明可以帮助芯片设计部门快速地分析定位问题,很大地提高了FPGA原型平台的验证效率。
搜索关键词: 提高 fpga 原型 验证 效率 装置 方法
【主权项】:
一种提高FPGA原型验证效率的装置,其特征在于,该装置包括:监控单元,所述监控单元进一步包括:被监控报文存储单元,传输报文接收单元,触发判断单元及异常结果发送单元,其中:所述被监控报文存储单元,用于存储被监控报文的内容;所述传输报文接收单元,用于接收并读取来自NC芯片的传输报文;所述触发判断单元,用于对比传输报文的内容与被监控报文的内容是否一致,若一致,则该NC芯片异常,触发判断单元进入暂停状态,并将异常芯片的信息发送给异常结果发送单元,所述异常结果发送单元将异常结果发送给外部分析设备;若不一致,则该NC芯片正常,返回传输报文接收单元继续接收并读取来自NC芯片的传输报文。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710103775.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top