[实用新型]一种多高速接口的高速串行总线存储装置有效

专利信息
申请号: 201620355436.7 申请日: 2016-04-25
公开(公告)号: CN205620997U 公开(公告)日: 2016-10-05
发明(设计)人: 张华英 申请(专利权)人: 北京中科海讯数字科技股份有限公司
主分类号: G06F13/40 分类号: G06F13/40;G06F13/42;G06F3/06
代理公司: 北京汇捷知识产权代理事务所(普通合伙) 11531 代理人: 李宏伟
地址: 100095 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种多高速接口的高速串行总线存储装置。本实用新型是针对高速数据采集的数据得不到及时存储这一问题进行设计的,设计中提供了万兆以太网、千兆以太网、RAPIDIO接口,方便与其他的数据采集板进行接口对接。本发利用FPGA芯片管脚资源丰富的优势,并行的对16片eMMC芯片进行读写操作,提高了整板的读写速度。存储芯片选用eMMC芯片,利用eMMC芯片本身的高可靠性特点保障了整板数据的可靠性。由于eMMC芯片遵循统计的接口标准,随着eMMC技术的发展在不改动其他硬件的情况下容易完成存储设备容量和速度的升级。
搜索关键词: 一种 高速 接口 串行 总线 存储 装置
【主权项】:
一种多高速接口的高速串行总线存储装置,包括电源模块(1)、电源及温度监控模块(2)、以太网物理层芯片(3)、主控模块(4)、存储模块(5)、VPX标准接插件(12),其中电源模块(1)从VPX标准接插件(12)引出,提供整板的供电,并与电源及温度监控模块(2)相连,主控模块(4)对板外引出万兆以太网接口、千兆以太网接口、RAPIDIO接口,千兆以太网接口经过以太网物理层芯片(3)转换后与VPX标准接插件(12)相连,主控模块(4)对板内与存储模块(5)相连,控制存储模块的读写操作,其特征在于,所述主控模块(4)包括命令数据处理单元(9),数据分发/汇总单元(10),万兆以太网模块(6)、千兆以太网模块(7)、RAPIDIO模块(8),存储控制模块(11),命令处理单元(9)与万兆以太网模块(6)、千兆以太网模块(7)、RAPIDIO模块(8)相连,并通过数据分发/汇总单元(10)连接存储控制模块(11)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中科海讯数字科技股份有限公司,未经北京中科海讯数字科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201620355436.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top