[发明专利]一种数据密集环境下的单芯片多处理器系统的电源管理方法有效
申请号: | 201611191740.3 | 申请日: | 2016-12-21 |
公开(公告)号: | CN106598203B | 公开(公告)日: | 2019-04-23 |
发明(设计)人: | 陈付梅;韩德志;毕坤;王军;张肖;蒋艳梅 | 申请(专利权)人: | 上海海事大学 |
主分类号: | G06F1/3206 | 分类号: | G06F1/3206;G06F1/324;G06F1/329 |
代理公司: | 上海信好专利代理事务所(普通合伙) 31249 | 代理人: | 尹兵 |
地址: | 201306 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种数据密集环境下的单芯片多处理器系统的电源管理方法,通过设计MAR控制器,在MAR控制器中采用模糊逻辑函数、模糊规则和去模糊函数,将I/O等待率、采样周期时间内的用户任务需要的响应时间和执行采样周期时间内任务的时间约束等作为MAR控制器的输入参数;最后输出单芯片多处理器系统的内核频率的调节值并用DVFS方法调节单芯片多处理器的内核频率;根据新的单芯片多处理器的内核频率计算采样周期时间内的用户任务的实际响应时间和实际时间约束值;将上一个采样周期内的用户任务的实际响应时间和实际时间约束值反馈到MAR控制器,通过循环达到保证CMP系统性能和节约功耗的目的。 | ||
搜索关键词: | 一种 数据 密集 环境 芯片 处理器 系统 电源 管理 方法 | ||
【主权项】:
1.一种数据密集环境下的单芯片多处理器系统的电源管理方法,其特征在于,包含以下步骤:步骤S1:将单芯片多处理器内核的时间划分为输入/输出等待时间、输入/输出忙时间和输入/输出空闲时间,并分别确定输入/输出忙时间的阈值和输入/输出空闲时间的阈值;步骤S2:根据MAR控制模型确定MAR控制器,以对多个输入信号进行组合变换得出多种输出结果;步骤S3:根据输入/输出等待时间、输入/输出忙时间的阈值和输入/输出空闲时间的阈值,确定采样时间内单芯片多处理器系统内核的输入/输出等待率、时间约束值及响应时间;步骤S4:分别确定输入/输出等待率、时间约束值及响应时间的模糊函数;步骤S5:根据输入/输出等待率、时间约束值、响应时间及单芯片多处理器内核频率确定四参数模糊规则;步骤S6:在MAR控制器中对输入/输出等待率、时间约束值及响应时间进行模糊化处理,分别获得输入/输出等待率、时间约束值及响应时间的模糊化结果;步骤S7:根据输入/输出等待率、时间约束值及响应时间的模糊化结果,获得单芯片多处理器内核频率的调节值;步骤S8:根据单芯片多处理器内核频率的调节值,采用预设调节算法对单芯片多处理器内核频率进行调节;步骤S9:根据调节后的单芯片多处理器内核频率,获得更新后的时间约束值和响应时间;步骤S10:判断单芯片多处理器系统的任务是否完成;若是,则结束整个流程;若否,则自动调整输入/输出忙时间的阈值和输入/输出空闲时间的阈值,以此更新时间约束值和响应时间后跳转至步骤S6。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海海事大学,未经上海海事大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611191740.3/,转载请声明来源钻瓜专利网。
- 上一篇:应用程序管理方法及装置
- 下一篇:移动终端及其数据处理系统和方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置