[发明专利]一种高速DAC电路及其校准方法有效

专利信息
申请号: 201611179741.6 申请日: 2016-12-19
公开(公告)号: CN106712773B 公开(公告)日: 2019-07-16
发明(设计)人: 李维忠;薛道均;杨奇 申请(专利权)人: 武汉邮电科学研究院
主分类号: H03M1/10 分类号: H03M1/10
代理公司: 北京捷诚信通专利事务所(普通合伙) 11221 代理人: 王卫东
地址: 430074 湖北省*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高速DAC电路及其校准方法,该校准方法包括:闭合校准通路开关,进入校准模式,并向各信号通路输入相同的数字信号;通过校准单元检测电流源开关阵列的输入信号,以任一路输入信号为基准信号,以其他信号通路的输入信号为待校准信号,通过比较和判决,根据不同步的数字信号生成校准信号,发送到对应的可调延时驱动单元;根据校准信号对不同步的数字信号进行延时调整;校准完成后,断开校准通路开关,进入工作模式,通过可调延时驱动单元驱动电流源开关阵列进行数模转换。本发明解决了高速DAC芯片的多路信号时差问题,大大减小了高速DAC电路的输出毛刺,改善了高速DAC电路的动态特性,优化了高速DAC芯片性能。
搜索关键词: 一种 高速 dac 电路 及其 校准 方法
【主权项】:
1.一种高速DAC电路,包括电流源开关阵列和多个D触发器,其特征在于,还包括校准单元、多个可调延时驱动单元和多个校准通路开关,每个所述可调延时驱动单元分别串接在所述电流源开关阵列和不同的每个所述D触发器之间,所述校准单元通过各个所述校准通路开关分别与所述电流源开关阵列和不同的每个所述可调延时驱动单元并联;所述D触发器,对输入的数字信号进行同步控制;所述校准单元,在校准模式下,对所述电流源开关阵列的输入信号进行检测,根据不同步的数字信号生成校准信号,并发送到对应的所述可调延时驱动单元;所述校准通路开关,闭合时,开启信号通路与所述校准单元的连接,进入校准模式;断开时,切断所述信号通路与所述校准单元的连接,进入正常工作模式;所述可调延时驱动单元,在校准模式下,根据所述校准单元发送的校准信号对不同步的数字信号进行延时调整;在正常工作模式下,驱动所述电流源开关阵列进行数模转换;所述电流源开关阵列,在工作模式下,根据所述可调延时驱动单元的驱动信号,将数字信号转换为模拟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉邮电科学研究院,未经武汉邮电科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611179741.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top