[发明专利]一种基于双口RAM的FPGA内部硬核与软核通信的方法在审
申请号: | 201510974101.3 | 申请日: | 2015-12-21 |
公开(公告)号: | CN105653477A | 公开(公告)日: | 2016-06-08 |
发明(设计)人: | 许忠元;张勇;张明;仇志凌;芮国强;葛文海 | 申请(专利权)人: | 南京亚派科技股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 徐州市淮海专利事务所 32205 | 代理人: | 华德明 |
地址: | 210000 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于双口RAM的FPGA内部硬核与软核通信的方法,该方法在双口RAM中开辟数据状态区域RAM#1、数据状态区域RAM#2、数据状态区域RAM#3、数据状态区域RAM#4、数据状态区域RAM#5和数据状态区域RAM#6。本发明利用双口ram的特性,在FPGA的软核硬核之间用一种高效,异步,占用资源少的通信方式实现。 | ||
搜索关键词: | 一种 基于 ram fpga 内部 通信 方法 | ||
【主权项】:
一种基于双口RAM的FPGA内部硬核与软核通信的方法,其特征是:在双口RAM中开辟数据状态区域RAM#1、数据状态区域RAM#2、数据状态区域RAM#3、数据状态区域RAM#4、数据状态区域RAM#5和数据状态区域RAM#6;所述RAM#1用于描述电气量、参数、命令数据的读写状态;硬核、软核通过交互读取这些读写状态来控制双方数据的交换;所述RAM#2用于写入RAM#1中硬核收集的数据,当硬核写入数据到相关RAM#2中,并置位RAM#1中的标志状态后,软核根据RAM#1中的状态读取RAM#2中的数据,并处理此数据;所述RAM#3用于写入软核的命令,并置位RAM#1中的标志状态;硬核根据RAM#1中的状态读取RAM#3中的命令,并执行;所述RAM#4,用于软核硬核信息的修改;1)软核把参数写入RAM#4中,并置位RAM#1中的标志状态;硬核根据RAM#1中的状态读取RAM#4中的参数,并修改参数;2)硬核把参数写入RAM#4中,并置位RAM#1中的标志状态;软核根据RAM#1中的状态读取RAM#4中的参数,查看此参数是否正确,可靠;所述RAM#5,用于写入硬核的故障信息,并置位RAM#1中的标志状态;软核根据RAM#1中的状态读取RAM#5中的故障代码并存储显示;所述RAM#6,用于写入硬核故障发生时的波形信息,并置位RAM#1中的标志状态;软核根据RAM#1中的状态读取RAM#6中的故障代码并存储显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京亚派科技股份有限公司,未经南京亚派科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510974101.3/,转载请声明来源钻瓜专利网。