[发明专利]用于在单个指令中执行移位和异或运算的方法和装置在审
申请号: | 201510098245.7 | 申请日: | 2010-12-15 |
公开(公告)号: | CN104699459A | 公开(公告)日: | 2015-06-10 |
发明(设计)人: | V·戈帕尔;J·D·吉尔福德;E·奥兹图科;W·K·费格哈利;G·M·沃尔里齐;M·G·迪克森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/305 | 分类号: | G06F9/305;G06F9/315 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 毛力 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 描述了用于执行指令的处理器。在一个实施例中,处理器包括多级的高速缓存,包括一级(L1)高速缓存;多个寄存器;指令预取单元,解码器,耦合到所述指令预取单元,被配置为用于解码所预取的包括移位和异或指令的指令;以及执行单元,耦合到所述解码器,被配置为用于响应于所述移位和异或指令,执行移位和异或操作,以及浮点单元,被配置为在浮点数据元上进行操作。 | ||
搜索关键词: | 用于 单个 指令 执行 移位 运算 方法 装置 | ||
【主权项】:
一种系统,包括:显示器控制器;存储器接口;以及处理器,所述处理器包括:多级的高速缓存,包括一级(L1)高速缓存;多个内部寄存器;多个寄存器,存储有浮点数据元,包括:128位压缩双字运算数,该128位压缩双字运算数包括两个64位双浮点数据元;多个状态寄存器;指令指针寄存器;指令预取器,用于获取指令;解码器,解码所获取的指令,所述指令包括执行移位和异或(XOR)操作的指令,其中所述执行移位和异或操作的指令具有:用于指定第一源运算数的第一源运算数标识符、用于指定第二源运算数的第二源运算数标识符、用于指定移位量的立即数字段、以及一字段用于标识所述第一源运算数和所述第二源运算数是32位源运算数以及64位源运算数中的一个;以及执行单元,耦合到所述解码器,使得所述处理器响应于所述执行移位和异或操作的指令,以:将所述第一源运算数移位由所述立即数字段指定的移位量,其中所述第一源运算数是标量值,将经移位的第一源运算数与所述第二源运算数进行异或运算,以及将结果得到的经移位和异或的值存储在目的地寄存器中,所述目的地寄存器是标量寄存器;以及浮点单元,被配置为在浮点数据元上进行操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司;,未经英特尔公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510098245.7/,转载请声明来源钻瓜专利网。