[发明专利]导电膜、具备该导电膜的显示装置以及导电膜的图案的决定方法有效
申请号: | 201380065959.7 | 申请日: | 2013-12-09 |
公开(公告)号: | CN104885139A | 公开(公告)日: | 2015-09-02 |
发明(设计)人: | 岩见一央;中村博重 | 申请(专利权)人: | 富士胶片株式会社 |
主分类号: | G09F9/00 | 分类号: | G09F9/00;B32B3/24;B32B15/02;G06F3/041;H01B5/14;H05K9/00 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 杨文娟;臧建明 |
地址: | 日本东京港区*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的目的在于提供一种可抑制叠纹的产生且可大幅提高可见性的导电膜、以及导电膜的图案的决定方法。本发明的导电膜中,由至少正面观察时的网状配线的网孔图案的空间频率特性与显示单元的像素阵列图案的空间频率特性的卷积来表示的叠纹的最低频率的频谱强度以常用对数计为-3.6以下。网孔图案也可为具有多个断线部的图案。 | ||
搜索关键词: | 导电 具备 显示装置 以及 图案 决定 方法 | ||
【主权项】:
一种导电膜,设置于显示装置的显示单元上,其特征在于包括:透明基体;以及网状配线,形成于所述透明基体的至少一面,具有包含图案化的多个金属细线的网孔图案,所述网状配线的所述网孔图案重叠于所述显示单元的像素阵列图案,叠纹的最低频率的频谱强度以常用对数计为‑3.6以下,所述叠纹由至少正面观察时的所述网孔图案的空间频率特性与所述显示单元的所述像素阵列图案的空间频率特性的卷积来表示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士胶片株式会社,未经富士胶片株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380065959.7/,转载请声明来源钻瓜专利网。