[发明专利]用于集成电路的灵活、省空间的I/O电路在审
申请号: | 201380050485.9 | 申请日: | 2013-09-24 |
公开(公告)号: | CN104781924A | 公开(公告)日: | 2015-07-15 |
发明(设计)人: | 乔纳森·C·帕克斯;刘尹浩;柯·成·李;萨拉赫·M·维菲力 | 申请(专利权)人: | 贝圣德公司 |
主分类号: | H01L21/82 | 分类号: | H01L21/82;H01L27/04;H01L21/822 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 张世俊 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 用于集成电路的灵活、省空间的I/O架构简化电路设计且缩短设计时间。在一个方面中,部分地通过将用于电力供应垫的ESD保护电路定位于所述垫本身下方来消除用于这些垫的单元,从而仅留下信号I/O缓冲器。可根据定制电路将耦合到所述信号I/O缓冲器的垫界定为信号I/O垫或电力供应垫。定制电路提供灵活排架构,其中一排内的信号I/O缓冲器分担可与另一排的信号I/O缓冲器的电力供应要求不同的电力供应要求。灵活地界定排的数目及属于每一排的信号I/O缓冲器的数目。定制电路提供灵活垫选项,借此IC垫可经配置以用于不同封装技术,举例来说,用于线接合、用于倒装芯片接合或用于其它类型的接合。 | ||
搜索关键词: | 用于 集成电路 灵活 空间 电路 | ||
【主权项】:
一种包括I/O部分的集成电路,所述I/O部分包括:占据第一I/O狭槽的第一I/O缓冲器及占据第二邻近I/O狭槽的第二I/O缓冲器,所述第一I/O狭槽及所述第二邻近I/O狭槽相对于彼此以指定I/O狭槽间距定位;I/O垫群组,其包括耦合到所述第一I/O缓冲器的第一I/O垫、耦合到所述第二I/O缓冲器的第二I/O垫以及耦合到所述第一I/O缓冲器及所述第二I/O缓冲器中的至少一者的第三I/O垫,其中所述I/O垫群组的I/O垫相对于彼此交错;及ESD保护电路,其下伏在I/O垫下以为所述第三I/O垫提供ESD保护而不增加所述I/O狭槽间距。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于贝圣德公司,未经贝圣德公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380050485.9/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造