[发明专利]压缩感知模拟-信息转换系统及其方法无效

专利信息
申请号: 201310612155.6 申请日: 2013-11-27
公开(公告)号: CN103684468A 公开(公告)日: 2014-03-26
发明(设计)人: 洪文;孙进平;张玉玺;张冰尘;蒋成龙 申请(专利权)人: 中国科学院电子学研究所
主分类号: H03M1/54 分类号: H03M1/54
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 宋焰琴
地址: 100190 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种压缩感知模拟-信息转换系统及方法。该系统包括:FPGA核心芯片、FPGA核心芯片最小系统外围电路、ADC采样芯片、DAC芯片、时钟倍频器芯片、乘法器芯片、放大器芯片、FLASH存储芯片、USB协议转换芯片和电源芯片;其中,所述DAC芯片在FPGA核心芯片的控制下输出LFM信号;所述乘法器芯片用于将所述LFM信号与所述FPGA核心芯片输出的伪随机序列信号进行混频处理;所述放大器芯片用于将所述经过混频处理后的混频信号进行放大处理;所述ADC芯片在FPGA核心芯片的控制下采样量化所述放大处理后的混频信号,并将采样量化数据输出至FPGA核心芯片。
搜索关键词: 压缩 感知 模拟 信息 转换 系统 及其 方法
【主权项】:
一种压缩感知模拟‑信息转换系统,包括:FPGA核心芯片、FPGA核心芯片最小系统外围电路、ADC采样芯片、DAC芯片、时钟倍频器芯片、乘法器芯片、放大器芯片、FLASH存储芯片、USB协议转换芯片和电源芯片;其中,所述DAC芯片在FPGA核心芯片的控制下输出LFM信号;所述乘法器芯片用于将所述LFM信号与所述FPGA核心芯片输出的伪随机序列信号进行混频处理;所述放大器芯片用于将所述经过混频处理后的混频信号进行放大处理;所述ADC芯片在FPGA核心芯片的控制下采样量化所述放大处理后的混频信号,并将采样量化数据输出至FPGA核心芯片;所述FPGA核心芯片将所述采样量化数据存储于所述FLASH存储器芯片,并在接收到主机命令后将其上传至主机;USB协议转换芯片负责FPGA核心芯片与主机之间的数据交互;电源芯片用于向各个芯片供电;时钟倍频器芯片用于给DAC芯片提供采样时钟信号;FPGA核心芯片最小系统外围电路用于辅助FPGA核心芯片完成相应处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院电子学研究所,未经中国科学院电子学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310612155.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top