[发明专利]面向并行处理的容错方法及系统无效

专利信息
申请号: 201310586088.5 申请日: 2013-11-19
公开(公告)号: CN103577162A 公开(公告)日: 2014-02-12
发明(设计)人: 高镇;付延超;肖立民;周春晖;王京;黄联芬 申请(专利权)人: 清华大学
主分类号: G06F9/38 分类号: G06F9/38;G06F11/07
代理公司: 北京清亦华知识产权代理事务所(普通合伙) 11201 代理人: 张大威
地址: 100084 北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出一种面向并行处理的容错方法及系统,其中方法包括以下步骤:设置滤波器线性运算的K条基本支路与L条冗余支路;接收处理数据,并将处理数据分成多个组;通过编码器对每组的K个数据进行编码,以生成K+L个编码数据;将K+L个编码数据的前K个编码数据和其余的L个编码数据分别通过K条基本支路和L条冗余支路进行运算,以获得K个基本数据和L个冗余数据;以及通过解码器对K个基本数据和L个冗余数据进行解码,并根据解码结果纠正错误支路,以生成K个容错数据。根据本发明实施例的方法,通过设置同一线性运算的多个基本支路和冗余支路,并通过冗余支路来保护基本支路的功能,从而减少了资源的消耗和开销,同时其操作简单容易使用。
搜索关键词: 面向 并行 处理 容错 方法 系统
【主权项】:
一种面向并行处理的容错方法,其特征在于,包括以下步骤:设置滤波器线性运算的K条基本支路与L条冗余支路,其中,K和L均为正整数;接收处理数据,并将所述处理数据分成多个组,其中,所述多个组的每组均由K个数据组成;通过所述编码器对所述每组的K个数据进行编码,以生成K+L个编码数据;将所述K+L个编码数据的前K个编码数据和其余的L个编码数据分别通过所述K条基本支路和L条冗余支路进行运算,以获得K个基本数据和L个冗余数据;以及通过解码器对所述K个基本数据和所述L个冗余数据进行解码,并根据解码结果纠正错误支路,以生成K个容错数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310586088.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top