[发明专利]判断系统及方法有效
申请号: | 201310243965.9 | 申请日: | 2010-09-07 |
公开(公告)号: | CN103365624A | 公开(公告)日: | 2013-10-23 |
发明(设计)人: | 罗沙尔.L.史托兹;雷蒙.A.贝特伦 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F7/544 | 分类号: | G06F7/544;G06F7/57 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 史新宏 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 判断系统及方法。该系统利用一共用加法器电路,执行一水平最小指令及一误差绝对值总和指令中的一个,并包括多个加法器、一加总电路、一比较电路以及一路径选择电路。路径选择电路根据所执行的指令,将多个数字码传送至加法器中。在执行水平最小指令时,这些加法器会被分类成许多加法器对。每一加法器对提供一进位输出及一传递输出。每一加法器对具有一高加法器以及一低加法器。高加法器比较这些数字码的一数字码对的高部分。低加法器比较这些数字码的该数字码对的低部分。根据这些进位输出及这些传递输出,找出最小的数字码。 | ||
搜索关键词: | 判断 系统 方法 | ||
【主权项】:
一种系统,利用一共用加法器电路,执行一水平最小指令及一误差绝对值总和指令中的一个,该系统包括:多个数字码,对该误差绝对值总和指令而言,这些数字码包括一第一数字码集合以及一第二数字码集合,对该水平最小指令而言,这些数字码包括多个数字码对,每一数字码对具有一高数字码以及一低数字码;多个加法器,每一加法器将一第一数字码与一第二数字码作比较,用以提供一误差绝对值,一进位输出以及一传递输出;一加总电路,加总这些误差绝对值,用以提供多个误差绝对值加总值;一比较电路,结合这些进位输出及这些传递输出,用以找出这些数字码对的一最小数字码对;以及一路径选择电路,在执行该水平最小指令时,该路径选择电路将这些数字码对的每一数字码对传送至这些加法器对的至少一加法器对,用以将每一数字码对与其它数字码对相比较,在执行该误差绝对值总和指令时,该路径选择电路将该第一数字码集合及第二数字码集合传送至这些加法器对,用以得知该第一数字码集合的每一数字码与该第二数字码集合的每一数字码之间的误差绝对值,该第二数字码集合具有连续的数字码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310243965.9/,转载请声明来源钻瓜专利网。
- 上一篇:变压器防盗装置
- 下一篇:存储系统的存储器管理的方法和装置