[发明专利]RapidIO串行数据处理方法有效

专利信息
申请号: 201310029874.5 申请日: 2013-01-25
公开(公告)号: CN103970692B 公开(公告)日: 2017-08-25
发明(设计)人: 李超;霍晨生;苗家旺;杨继伟;李世鹏 申请(专利权)人: 北京旋极信息技术股份有限公司
主分类号: G06F13/20 分类号: G06F13/20;G06F11/10
代理公司: 北京安信方达知识产权代理有限公司11262 代理人: 栗若木,曲鹏
地址: 100083 北京市海淀*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种RapidIO串行数据处理方法。涉及通信领域;解决了RapidIO总线低位宽并行处理方法彼时大、增加后端设计难度的问题。该方法包括将自RapidIO总线接收的发送端发送的串行数据缓存为并行原始数据,所述并行原始数据的位宽大于16bit且是16bit的倍数;根据CRC标准对所述并行原始数据进行CRC校验;将CRC校验的结果和所述并行原始数据一并上传至上层应用。本发明提供的技术方案适用于RapidIO串行总线,实现了低数据处理延时的RapidIO串行数据处理。
搜索关键词: rapidio 串行 数据处理 方法
【主权项】:
一种RapidIO串行数据处理方法,其特征在于,包括:将自RapidIO总线接收的发送端发送的串行数据缓存为并行原始数据,包括:将刚从所述RapidIO总线接收的串行数据缓存一拍或多拍,至缓存数据的位宽达到所述并行原始数据的位宽;根据缓存的串行数据和新接收的数据,根据控制字符的位置确定帧边界;按照新确定的帧边界,重新缓存并行原始数据;所述并行原始数据的位宽大于16bit且是16bit的倍数;根据CRC标准对所述并行原始数据进行CRC校验;所述CRC校验采用双CRC模块组成的高位宽CRC校验方法,双CRC模块为一个高位宽的第一CRC模块和一个16bit位宽的第二CRC模块;将CRC校验的结果和所述并行原始数据一并上传至上层应用。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京旋极信息技术股份有限公司,未经北京旋极信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310029874.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top