[发明专利]校正设备、校正方法和计算机产品无效
申请号: | 201210295529.1 | 申请日: | 2012-08-17 |
公开(公告)号: | CN102955709A | 公开(公告)日: | 2013-03-06 |
发明(设计)人: | 桑村慎哉;池敦 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G06F9/445 | 分类号: | G06F9/445 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王萍;李春晖 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种校正设备,包括:获取器,用于获取块组之中的给定块中的指令的执行时间,所述块组包括通过划分程序代码获得的块;检测器,用于检测由在给定块之前执行的在前块中的尾部指令指定的第一资源组和由给定块的头部指令指定的第二资源组;识别器,用于识别检测到的第一资源组和检测到的第二资源组共有的资源;计算器,用于根据当头部指令使用所识别的资源时的时间和当尾部指令使用所识别的资源结束时的时间来计算由在前块导致的延迟时间段;校正器,用于基于所计算的延迟时间段来校正所获取的给定块中的指令的执行时间;以及输出装置,用于输出校正的执行时间。 | ||
搜索关键词: | 校正 设备 方法 计算机 产品 | ||
【主权项】:
一种校正设备,包括:获取器,用于获取块组之中的给定块中的指令的执行时间,所述块组包括通过划分程序代码获得的块;检测器,用于检测由在给定块之前执行的在前块中的尾部指令指定的第一资源组和由给定块的头部指令指定的第二资源组;识别器,用于识别由检测到的第一资源组和检测到的第二资源组共有的资源;计算器,用于根据当头部指令使用所识别的资源时的时间和当尾部指令使用所识别的资源结束时的时间来计算由在前块导致的延迟时间段;校正器,用于基于所计算的延迟时间段来校正所获取的给定块中的指令的执行时间;以及输出装置,用于输出校正的执行时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210295529.1/,转载请声明来源钻瓜专利网。
- 上一篇:透明导电性层叠体和透明触摸面板
- 下一篇:摄像装置以及投影仪