[发明专利]基于芯片内建时钟晶振的智能自校准芯片及自校准方法有效

专利信息
申请号: 200910022271.6 申请日: 2009-04-29
公开(公告)号: CN101552606A 公开(公告)日: 2009-10-07
发明(设计)人: 余宁梅;杨喆;高维;曹新亮 申请(专利权)人: 西安理工大学
主分类号: H03L7/06 分类号: H03L7/06
代理公司: 西安弘理专利事务所 代理人: 罗 笛
地址: 710048*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于芯片内建时钟晶振的智能自校准芯片,还公开了基于该芯片的智能自校准方法,将初始确定的应用阵列位数中间数数值作为基准数据存入存储单元中;将基准数据作为暂存数值输入存储单元中,根据暂存数据进行判断是最初的数据、或者是需要校准的情况、或者是已经校准过的情况;对暂存数据输出进行加减操作得到调整数据;根据调整数据调整相应的电阻阵列、电容阵列以及调整后的时钟频率,并将该调整后的时钟频率与基准源时钟频率进行比较,再进行计时计次操作,循环进行,找到最优值,在存储单元中存储时钟频率校准好的最终数据。本发明的自校准方法能将芯片内建时钟晶振的时钟频率误差值控制在更高精度的范围内。
搜索关键词: 基于 芯片 时钟 智能 校准 方法
【主权项】:
1、一种基于芯片内建时钟晶振的智能自校准芯片,包括在芯片(11)的内部设置有内建时钟晶振(2)、电阻阵列(8)、电容阵列(9)、芯片功能逻辑(12)、自校准模块(10),芯片(11)与时钟基准源(1)连接,其特征在于:自校准模块(10)又包括了频率比较单元(3)、累计单元(4)、仲裁单元(5)、数值加减单元(6)和存储单元(7),所述的时钟基准源(1)的1A输出端同频率比较单元(3)的3B输入端相连,内建时钟晶振(2)的2A输出端同频率比较单元(3)的3A输入端相连,内建时钟晶振(2)的2C输出端同芯片功能逻辑(12)的12A输入端相连,频率比较单元(3)的3C输出端同仲裁单元(5)的5A输入端相连,累计单元(4)的4A输出端同仲裁单元(5)的5D输入端相连,仲裁单元(5)的5C输出端同数值加减单元(6)的6C输入端相连接,仲裁单元(5)的5B输出端同存储单元(7)的7A输入端相连,数值加减单元(6)的6A输出端同频率比较单元(3)的3D输入端相连,数值加减单元(6)的6A输出端还同累计单元(4)的4B输入端相连,数值加减单元(6)的6B输出端同电容阵列(9)的9A输入端相连,数值加减单元(6)的6B输出端还同电阻阵列(8)的8A输入端相连,存储单元(7)的7B输出端同电容阵列(9)的9C输入端相连,存储单元(7)的7B输出端还同电阻阵列(8)的8C输入端相连,电阻阵列(8)的8B输出端同内建时钟晶振(2)的2B输入端相连,电容阵列(9)的9B输出端同内建时钟晶振(2)的2D输入端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安理工大学,未经西安理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910022271.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top