[发明专利]多回路锁相回路装置有效

专利信息
申请号: 200810082305.6 申请日: 2008-02-29
公开(公告)号: CN101521508A 公开(公告)日: 2009-09-02
发明(设计)人: 刘仁杰 申请(专利权)人: 瑞昱半导体股份有限公司
主分类号: H03L7/23 分类号: H03L7/23
代理公司: 北京市柳沈律师事务所 代理人: 黄小临
地址: 中国台湾新*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种多回路锁相回路装置,具有:第一回路,用以产生第一控制电流;第二回路,用以产生第二控制电流;回路滤波器,根据第一控制电流以及第二控制电流其中至少其一产生控制信号;电压控制振荡器,用以依据控制信号以产生第一振荡信号或第二振荡信号;第一除频器,用以产生第一反馈时钟信号;第二除频器,用以产生第二反馈时钟信号;控制电路切换第一回路或第二回路来产生控制信号。第二参考时钟信号的频率高于第一参考时钟信号。控制元件先开启第二回路,再开启第一回路。本发明亦揭露了其相关方法。
搜索关键词: 回路 装置
【主权项】:
1. 一种锁定相位的方法,包含:检测第一反馈时钟信号以及第一参考时钟信号间的差异以输出第一差异信号;依据该第一差异信号输出第一控制电流;检测第二反馈时钟信号以及第二参考时钟信号间的差异以输出第二差异信号;依据该第二差异信号输出第二控制电流;根据该第一控制电流以及该第二控制电流至少其中之一来产生控制信号;依据该控制信号以产生第一振荡信号;除频该第一振荡信号以产生该第一反馈时钟信号;以及除频该第一振荡信号以产生该第二反馈时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810082305.6/,转载请声明来源钻瓜专利网。

同类专利
  • 一种用于分布式干扰的宽带混频合成装置-201920220626.1
  • 魏振华 - 中国人民解放军火箭军工程大学
  • 2019-02-21 - 2019-09-06 - H03L7/23
  • 本实用新型提供了一种用于分布式干扰的宽带混频合成装置,包括直接数字频率合成器、锁相环频率合成器和混频滤波器。本实用新型将直接数字频率合成技术与间接频率合成技术混合并采用多个混频滤波器串联的方式,因而可以产生更小更精细的频率步进,满足了多频段分布式通信干扰机对高频率分辨率的要求;此外,通过间接频率合成技术对频率步进进行粗调,可以输出很高的频率并且有很宽的输出带宽,在多个混频滤波器的作用下,能够对带宽进行多个分段,进而满足了多频段分布式通信干扰机对宽频段宽带宽输出的要求。
  • 一种低噪声高分辨率可调谐的多环频率合成装置及方法-201610715245.1
  • 李伟;朱伟;凌伟;张士峰;杜念文;白轶荣 - 中国电子科技集团公司第四十一研究所
  • 2016-08-17 - 2019-07-26 - H03L7/23
  • 本发明提出了一种低噪声高分辨率可调谐的多环频率合成装置,包括:参考单元、小数环单元、基波环单元和分频倍频通道单元;参考单元输出基准参考信号,一路功分提供给小数环单元、另一路经过4分频后提供给基波环单元;小数环单元接收调谐数据,其输出信号与VCO输出信号进行取样混频,取样器输出的中频信号与基波环单元的参考信号进行鉴相,得到的误差电压通过基波环单元对VCO进行预置,直到取样器输出的中频信号与基波环单元的参考信号相等时,环路进入锁定状态;分频倍频通道单元用于对基波环单元输出的射频信号进行分频处理,实现信号频率范围的扩展。本发明实现了多环频率合成结构,可实现高分辨率、低噪声、可调谐的信号产生。
  • 一种用于分布式干扰的宽带混频合成方法及装置-201910129810.X
  • 魏振华 - 中国人民解放军火箭军工程大学
  • 2019-02-21 - 2019-04-30 - H03L7/23
  • 本发明提供了一种用于分布式干扰的宽带混频合成方法,它采用DDS内插PLL的混合式频率合成技术,从而满足多频段分布式通信干扰机对高频率分辨率的要求。本发明还提供了一种用于分布式干扰的宽带混频合成装置,包括直接数字频率合成器、锁相环频率合成器和混频滤波器。本发明将直接数字频率合成技术与间接频率合成技术混合并采用多个混频滤波器串联的方式,因而可以产生更小更精细的频率步进,满足了多频段分布式通信干扰机对高频率分辨率的要求;此外,通过间接频率合成技术对频率步进进行粗调,可以输出很高的频率并且有很宽的输出带宽,在多个混频滤波器的作用下,能够对带宽进行多个分段,进而满足了多频段分布式通信干扰机对宽频段宽带宽输出的要求。
  • 航天测控Ka频段小步进低相噪频率综合器-201821580542.0
  • 宋亮 - 中国电子科技集团公司第五十四研究所
  • 2018-09-27 - 2019-01-04 - H03L7/23
  • 本实用新型公开了一种航天测控Ka频段小步进低相噪频率综合器,它涉及航天测控领域射频信道中的频率综合器装置。它由参考分路单元、DDS参考单元、DDS单元、大步进环单元、混频环单元和监控单元等部分组成。它利用DDS与多环锁相结合的频率合成技术,通过DDS输出小步进信号,通过整数分频锁相环输出大步进信号,然后在通过混频环+倍频实现最终的输出频率。本实用新型具有频率步进小、相位噪声低和杂散信号小等特点,同时还具有性能稳定可靠、操作简便和体积重量小等特点,特别适用于信号质量要求较高的深空测控系统中作频率综合器装置。
  • 一种多次内插混频环的频率合成电路-201821299605.5
  • 梁境锋 - 成都能通科技有限公司
  • 2018-08-13 - 2018-11-02 - H03L7/23
  • 本实用新型公开了一种多次内插混频环的频率合成电路,包括主环路单元、第一级混频电路单元、时钟参考单元、第二级混频电路单元,所述主环路单元、第一级混频电路单元、第二级混频电路单元分别与时钟参考单元的输出端连接,所述第一级混频电路单元、第二级混频电路单元分别与主环路单元的输入端连接。本实用新型采用多次内插混频环技术,包括谐波混频、IQ混频、双平衡混频技术,实现了频率合成技术上的超宽带、超低相位噪声、细步进,同时在高低温环境条件下,工作可靠且稳定。
  • 一种多次内插混频环的频率合成电路及其实现方法-201810917175.7
  • 梁境锋 - 成都能通科技有限公司
  • 2018-08-13 - 2018-10-26 - H03L7/23
  • 本发明公开了一种多次内插混频环的频率合成电路及其实现方法,包括主环路单元、第一级混频电路单元、时钟参考单元、第二级混频电路单元,所述主环路单元、第一级混频电路单元、第二级混频电路单元分别与时钟参考单元的输出端连接,所述第一级混频电路单元、第二级混频电路单元分别与主环路单元的输入端连接。本发明采用多次内插混频环技术,包括谐波混频、IQ混频、双平衡混频技术,实现了频率合成技术上的超宽带、超低相位噪声、细步进,同时在高低温环境条件下,工作可靠且稳定。
  • 一种低相噪频率综合器-201821123464.1
  • 何礼;余伟 - 成都仁健微波技术有限公司
  • 2018-07-16 - 2018-10-02 - H03L7/23
  • 本实用新型公开了一种低相噪频率综合器,包括参考信号发生电路,所述参考信号发生电路产生的参考信号进入模块后功分两路,一路进入锁相环电路的鉴相器进行鉴相,另一路进行谐波发生电路进行倍频作为反馈混频的本振,使得反馈的N分频值为1,鉴相器输出环路电压、环路电压经过环路滤波器后输出稳定电压控制第一压控振荡器输出低相噪的频率,将该频率进行第二阶的混频锁相得到最终的低相噪的频率输出。本实用新型为将信号合成为9.4G~15.45G的宽带、低相位噪声的信号源,能满足一般的系统级要求,能为系统提供本振信号,也可作为自检信号源进行使用,广泛用于对相位噪声要求较高的产品上。
  • 高频信号发生器-201720359361.4
  • 凌凯礼 - 上海中加飞机机载设备维修股份有限公司
  • 2017-04-07 - 2018-01-02 - H03L7/23
  • 本实用新型公开一种高频信号发生器,其特征在于,它包括微处理器,所述微处理器连接至锁相环,锁相环连接至环路滤波器,环路滤波器连接至LC三点振荡电路,LC三点振荡电路连接至方波产生电路,方波产生电路连接至幅度调节电路,微处理器通过数模转换器连接至幅度调节电路,LC三点振荡电路通过幅度调节电路连接至输出驱动电路,微处理器和输出驱动电路均连接至模数转换器;本实用新型的积极进步效果在于控制电压改变频率,增强频率的稳定度,系统体积小、功耗小、性价比高;双环路锁相环,一个环路小分频比,带宽较大,另一环路参考频率较低,大分频比,优化了相位噪声,合理解决了环路带宽和频率精度的矛盾。
  • 时钟产生电路-201520075793.3
  • 况西根 - 苏州市灵矽微系统有限公司
  • 2015-02-03 - 2015-06-03 - H03L7/23
  • 本实用新型公开了一种时钟产生电路,其包括:用于对齐T/H采样时钟的第一延迟锁相环、用于产生多相位的时钟输出的第二延迟锁相环、以及利用第二延迟锁相环的时钟而产生次模数转换电路所需要时钟的相位产生电路。本电路适合产生灵活多变的不同lane,不同stage的各种相位时钟信号,因为使用了DLL,各相位直接的延迟或者间隔能很好的控制,不随工艺,电压,或者温度变化,尤其适合作为timing interleaved ADC的时钟产生电路。
  • 数字模拟混合式锁相回路-200810082093.1
  • 管继孔;周裕彬;陈易謄 - 瑞昱半导体股份有限公司
  • 2008-03-06 - 2009-09-09 - H03L7/23
  • 一种锁相回路,其包含有:一数字相频检测器,用以依据一输入讯号与一反馈讯号两者间的相位或频率差异产生一第一检测讯号;一数字回路滤波器,用来依据该第一检测讯号产生一第一控制讯号;一决定电路,用来依据该第一控制讯号产生一除数值;一非整数锁相回路(fractional-NPLL),用来依据该除数值与一参考讯号产生一震荡讯号;以及一分频器,用来对该震荡讯号进行分频以产生该反馈讯号;其中该非整数锁相回路包含一非整数分频器(fractional-N frequency divider),用来依据该除数值以相位吞噬的方式对该震荡讯号进行分频,以产生用来锁定该参考讯号的一分频讯号。
  • 多回路锁相回路装置-200810082305.6
  • 刘仁杰 - 瑞昱半导体股份有限公司
  • 2008-02-29 - 2009-09-02 - H03L7/23
  • 一种多回路锁相回路装置,具有:第一回路,用以产生第一控制电流;第二回路,用以产生第二控制电流;回路滤波器,根据第一控制电流以及第二控制电流其中至少其一产生控制信号;电压控制振荡器,用以依据控制信号以产生第一振荡信号或第二振荡信号;第一除频器,用以产生第一反馈时钟信号;第二除频器,用以产生第二反馈时钟信号;控制电路切换第一回路或第二回路来产生控制信号。第二参考时钟信号的频率高于第一参考时钟信号。控制元件先开启第二回路,再开启第一回路。本发明亦揭露了其相关方法。
  • 双环路频率综合器及双环路频率综合器的调谐方法-200810055732.5
  • 刘军华;廖怀林;黄如;张兴 - 北京大学
  • 2008-01-08 - 2009-07-15 - H03L7/23
  • 本发明提供了一种双环路频率综合器及双环路频率综合器的调谐方法,属于射频通讯技术领域。该频率综合器包括一由两个环路分别控制两组可变电容的压控振荡器,其中,粗调环路和细调环路分别包括鉴相鉴频器、电荷泵、环路滤波器和分频器,在粗调环路的电荷泵与鉴相鉴频器之间设置一死区产生电路,用于使鉴相鉴频器输出信号小于一预定宽度脉冲信号的被去除。当输出频率远离目标频率时粗调环路工作,粗调环路带宽较大,可加快锁定速度;当输出频率接近目标频率时,死区电路使得粗调环路停止工作,此时只有细调环路工作,细调环路带宽较小,可保证锁定时的相噪声。本发明能够在频率带宽、锁定速度和相噪声之间得到较好的折衷,具有很好应用价值。
  • 用于OFDM UWB的6至8.2GHz五频带频率综合器-200710304249.1
  • 李志强;张海英 - 中国科学院微电子研究所
  • 2007-12-26 - 2009-07-01 - H03L7/23
  • 本发明公开了一种用于OFDM UWB的6至8.2GHz五频带频率综合器,包括第一固定频率锁相环1、第二固定频率锁相环2、多路选择器3、多相位除二分频器4和单边带混频器5。该频率综合器通过采用直接频率合成技术,可以输出6072MHz、6600MHz、7128MHz、7656MHz、8184MHz五个bands频点的本振信号,并且在各个频点之间的跳频时间在纳秒量级,可以满足OFDM UWB通信系统的快速跳频要求。另外,该频率合成器输出了IQ两路本振信号,可以应用到直接变频的UWB无线收发机中。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top