[发明专利]存储器接口、存储器设置以及控制存储器存取的方法无效

专利信息
申请号: 200580037498.8 申请日: 2005-08-25
公开(公告)号: CN101057216A 公开(公告)日: 2007-10-17
发明(设计)人: 马丁·珀施 申请(专利权)人: 皇家飞利浦电子股份有限公司
主分类号: G06F9/35 分类号: G06F9/35;G06F9/355;G06F9/345
代理公司: 中科专利商标代理有限责任公司 代理人: 朱进桂
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 公开了一种存储器接口(1),用于控制对划分成多个存储器区(SROM 0、…、SROM 5.5,EROM 0、…、EROM 7.5,UROM 0、…、UROM 3.5)的程序和/或数据存储器(MEM)的存取。所述存储器接口(1)包括:地址计算装置(2),通过利用偏移值(OFFSET_BOOT、OFFSET_RT1、OFFSET_RT2)来执行针对逻辑存储地址(iadr[0-i])的逻辑运算,将逻辑存储地址(iadr[0-i])转换为物理存储地址(phys_adr[0-j]),其中,所述偏移值被分配给给定的存储器区(SROM0、…、SROM 5.5,EROM 0、…、EROM 7.5,UROM 0、…、UROM 3.5),并且存储在易失性偏移存储器(3)中。从程序和/或数据存储器(MEM)的预设地址中读取至少一个偏移值(OFFSET_BOOT)。
搜索关键词: 存储器 接口 设置 以及 控制 存取 方法
【主权项】:
1.一种存储器接口(1),用于控制对划分成多个存储器区(SROM0、...、SROM 5.5,EROM 0、...、EROM 7.5,UROM 0、...、UROM 3.5)的程序和/或数据存储器(MEM)的存取,所述存储器接口包括:-地址计算装置(2),用于通过利用偏移值(OFFSET_BOOT、OFFSET_RT1、OFFSET_RT2)来执行针对逻辑存储地址(iadr[0-i])的逻辑运算,将逻辑存储地址(iadr[0-i])转换为物理存储地址(phys_adr[0-j]),其中,所述偏移值存储在易失性偏移存储器(3)中,并且被分配给给定的存储器区(SROM 0、...、SROM 5.5,EROM 0、...、EROM 7.5,UROM 0、...、UROM 3.5);以及-偏移控制装置(4),用于向易失性偏移存储器(3)写入偏移值(OFFSET_BOOT、OFFSET_RT1、OFFSET_RT2),所述偏移控制装置(4)配置用于从程序和/或数据存储器(MEM)中的预设地址中读入至少一个偏移值(OFFSET_BOOT)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580037498.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top