[发明专利]用于生成准确的低抖动时钟的时钟生成器无效

专利信息
申请号: 03153593.3 申请日: 2003-08-18
公开(公告)号: CN1484380A 公开(公告)日: 2004-03-24
发明(设计)人: 田村泰孝 申请(专利权)人: 富士通株式会社
主分类号: H03K5/13 分类号: H03K5/13;G06F1/06;H03L7/099
代理公司: 北京三友知识产权代理有限公司 代理人: 李辉
地址: 日本神奈*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种用于生成准确的低抖动时钟的时钟生成器,其具有:时钟生成电路,相位差检测电路和控制信号生成电路。时钟生成电路具有根据控制信号来改变时钟相位的功能,相位差检测电路对从时钟生成电路输出的时钟相位与基准波形的相位进行比较,并对这两者之间的相位差进行检测,控制信号生成电路根据从相位差检测电路获得的相位差信息,生成用于对时钟生成电路的时钟相位进行控制的控制信号。相位差检测电路具有多个相位检测单元,多个相位检测单元中的至少一个进行把时钟相位与基准波形的相位作直接比较的直接相位检测,以及多个相位检测单元中的至少另一个使用相位同步波形生成电路和相位信息抽取电路来进行间接相位检测,该相位同步波形生成电路用于生成与基准波形或时钟生成电路的输出相位同步的波形,并且该相位信息抽取电路用于从相位同步波形中抽取相位信息。
搜索关键词: 用于 生成 准确 抖动 时钟 生成器
【主权项】:
1.一种时钟生成器,该时钟生成器包括:时钟生成电路,其具有根据控制信号来改变时钟相位的功能;相位差检测电路,用于对从所述时钟生成电路输出的时钟相位与基准波形的相位进行比较,并对这两者之间的相位差进行检测;以及控制信号生成电路,用于根据从所述相位差检测电路获得的相位差信息,来生成用于对所述时钟生成电路的时钟相位进行控制的控制信号,其中:所述相位差检测电路包括多个相位检测单元;所述多个相位检测单元中至少一个相位检测单元进行把时钟相位与基准波形的相位作直接比较的直接相位检测;以及所述多个相位检测单元中至少另一个相位检测单元使用相位同步波形生成电路和相位信息抽取电路来进行间接相位检测,所述相位同步波形生成电路用于生成与基准波形或所述时钟生成电路的输出相位同步的波形,并且所述相位信息抽取电路用于从相位同步波形中抽取相位信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03153593.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top