专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果11个,建议您升级VIP下载更多相关专利
  • [发明专利]用于链式媒体处理的方法-CN201680046094.3有效
  • T·J·米利特;M·古拉蒂;A·L·思朋斯;G·S·桑德;R·P·艾瑟 - 苹果公司
  • 2016-06-09 - 2021-10-29 - G06F9/48
  • 本发明提供了一种系统的实施方案可包括处理器、电路和多个媒体单元。每个媒体单元可被配置为执行用于处理显示图像的一个或多个命令。处理器可被配置为将多个媒体处理命令存储在队列中。电路可被配置为从队列中检索第一媒体处理命令并将第一媒体处理命令发送至第一媒体单元。电路还可被配置为响应于接收到来自第一媒体单元的中断,从队列中检索第二媒体处理并将第二媒体处理命令发送至第二媒体单元。然后电路可响应于接收到来自第一媒体单元的中断,将数据从第一媒体单元复制到第二媒体单元。
  • 用于链式媒体处理方法
  • [发明专利]时基同步-CN202110140329.8在审
  • 余書熠;E·P·麦克尼吉;G·H·赫贝克;K·B·卡特尔;M·古拉蒂 - 苹果公司
  • 2016-09-15 - 2021-05-18 - G06F1/12
  • 本申请涉及时基同步。更具体而言,本发明在一个实施方案中提供了一种集成电路诸如SOC(或甚至离散芯片系统),所述集成电路包括处于各种位置的一个或多个本地时基。所述时基可基于高频本地时钟递增,所述高频本地时钟可在使用过程中经受变化。周期性地,基于经受较小变化的较低频率的时钟,所述本地时基能够使用硬件电路被同步到所述准确时间。具体地,用于下一次同步的正确时基值能够被传输至每个本地时基,并且用于本地时基的控制电路可被配置为如果本地时基在同步发生之前达到准确值,则使本地时基在准确值处达到饱和。类似地,如果所述同步发生并且所述本地时基尚未达到所述准确值,则所述控制电路能够被配置为加载所述正确时基值。
  • 同步
  • [发明专利]时基同步-CN201680070202.0有效
  • 余書熠;E·P·麦克尼吉;G·H·赫贝克;K·B·卡特尔;M·古拉蒂 - 苹果公司
  • 2016-09-15 - 2021-03-09 - G06F1/12
  • 本发明在一个实施方案中提供了一种集成电路诸如SOC(或甚至离散芯片系统),所述集成电路包括处于各种位置的一个或多个本地时基。所述时基可基于高频本地时钟递增,所述高频本地时钟可在使用过程中经受变化。周期性地,基于经受较小变化的较低频率的时钟,所述本地时基能够使用硬件电路被同步到所述准确时间。具体地,用于下一次同步的正确时基值能够被传输至每个本地时基,并且用于本地时基的控制电路可被配置为如果本地时基在同步发生之前达到准确值,则使本地时基在准确值处达到饱和。类似地,如果所述同步发生并且所述本地时基尚未达到所述准确值,则所述控制电路能够被配置为加载所述正确时基值。
  • 同步
  • [发明专利]空闲显示情况下的存储器功率节省-CN201810125195.0有效
  • S·比斯韦斯;S·希尤;C·德拉克洛普特德昌特拉克;M·古拉蒂;P·德赛;胡荣章 - 苹果公司
  • 2014-04-03 - 2021-02-12 - G06F3/14
  • 本发明涉及空闲显示情况下的存储器功率节省。在一个实施例中公开了一种系统,该系统包括具有存储器高速缓存的存储器控制器和被配置为控制显示器的显示控制器。该系统可被配置为检测到所显示的图像基本上为静态的,并且可被配置为使得显示控制器请求源帧缓冲数据在存储器高速缓存中进行分配。在一些实施例中,该系统还可改变存储器高速缓存中的电源管理配置以防止存储器高速缓存在空闲屏幕情况期间关闭或使其有效尺寸减小,使得帧缓冲数据可保持高速缓存。在显示器动态变化的时间期间,帧缓冲数据可不高速缓存于存储器高速缓存中,并且电源管理配置可允许存储器高速缓存关闭/使其尺寸减小。
  • 空闲显示情况存储器功率节省
  • [发明专利]始终开启部件中的时钟切换-CN201580075920.2有效
  • M·古拉蒂;G·H·赫贝克;A·E·克萨特;G·W·琼斯;T·J·米利特 - 苹果公司
  • 2015-12-17 - 2020-10-02 - G10L15/22
  • 在实施方案中,片上系统(SOC)可包括一个或多个中央处理单元(CPU)、存储器控制器以及被配置为在SOC的其余部分掉电时保持通电的电路。电路可被配置为接收音频样本以及将那些音频样本与预先确定的模式匹配。在SOC的其余部分掉电期间,电路可根据第一时钟操作。响应于在样本中检测到预先确定的模式,电路可使得存储器控制器和处理器上电。在上电过程中,具有比第一时钟更好的一个或多个特征的第二时钟可变得可用。电路可在保留样本或丢失至多一个样本或丢失不超过阈值数量的样本时切换至第二时钟。
  • 始终开启部件中的时钟切换
  • [发明专利]用于移动设备的始终进行的音频控制-CN201480061595.X有效
  • T·J·米利特;M·古拉蒂;M·F·卡波特 - 苹果公司
  • 2014-09-29 - 2019-03-22 - G06F3/16
  • 在一个实施方案中,集成电路可包括一个或多个CPU、存储器控制器以及被配置为当SOC的其余部分断电时保持上电的电路。该电路可被配置为从麦克风接收音频样本,并且将这些音频样本与预先确定的图案进行匹配,以检测来自包括SOC的设备的用户的可能的命令。响应于检测到预先确定的图案,该电路可使得存储器控制器上电,使得音频样本可被存储在存储器控制器耦接到的存储器中。该电路也可使得CPU上电并且被初始化,并且操作系统(OS)可启动。在CPU正在初始化并且OS正在启动的时间期间,该电路和存储器可正在捕获音频样本。
  • 用于移动设备始终进行音频控制
  • [发明专利]串行线调试桥-CN201610250250.X有效
  • J·D·拉米萨亚;M·古拉蒂;M·P·小利彻滕伯格 - 苹果公司
  • 2016-04-21 - 2018-11-09 - G01R31/28
  • 本申请涉及串行线调试桥。提供了具有用于与调试器对接的桥的集成电路(IC)和操作其的方法。在一种实施例中,IC包括调试控制电路和在其上实现的调试接口模块(DIB)。该DIB耦接到调试控制电路。该IC还包括用于调试器的接口和多个用于外部电路的接口,每个接口耦接到调试控制电路。调试控制电路可以用作通过接口中的对应接口将外部调试器耦接到DIB或耦接到与IC耦接的外部电路的桥。调试控制电路可以建立调试器和外部电路中的一个外部电路之间的连接。调试器和外部电路之间的通信可以在绕过DIB的同时进行。
  • 串行调试

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top