专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果24个,建议您升级VIP下载更多相关专利
  • [发明专利]半分频电路及方法-CN202110704005.2有效
  • 郑思俊;吴召雷;范方平;王永辉 - 成都纳能微电子有限公司
  • 2021-06-24 - 2023-02-28 - H03K23/64
  • 本申请公开一种半分频电路及方法,包括:双模分频模块,其用于基于选择信号对第一时钟信号进行N分频或N+1分频得到第一分频信号;其中,N为大于0的整数;二分频模块,其用于对第一分频信号进行二分频得到选择信号;延时模块,其用于响应第二时钟信号对第一分频信号延迟第一时钟信号的半个时钟周期得到第二分频信号,其中,第二时钟信号为第一时钟信号的差分时钟;选择模块,其用于基于选择信号选择性输出第一分频信号或第二分频信号。它采用模拟电路设计方式,利用差分时钟和简化的电路结构,在超高频率下,能实现精准的半分频。
  • 分频电路方法
  • [发明专利]终端阻抗检测电路-CN202010122210.3有效
  • 张岚;吴召雷 - 成都纳能微电子有限公司
  • 2020-02-27 - 2022-12-06 - G01R27/02
  • 本发明涉及一种终端阻抗检测电路,包括信号发送端、相互串联的第一电阻、第二电阻、第三电阻及第四电阻、连接于所述第一电阻与所述第二电阻之间的第一开关、连接于所述第三电阻与所述第四电阻之间的第二开关、分别与所述信号发送端相连的第一电容及第二电容、与所述第一电容相连的终端阻抗以及比较器,所述比较器将所述信号发送端的电压与参考电压端的电压进行比较后输出电平至输出端,所述终端阻抗检测电路通过所述输出端的电平高低确定所述终端阻抗是否连接。
  • 终端阻抗检测电路
  • [发明专利]串并转换对齐电路及方法-CN202110703657.4在审
  • 周航;吴召雷;范方平;王永辉 - 成都纳能微电子有限公司
  • 2021-06-24 - 2021-09-07 - H03M9/00
  • 本申请公开一种串并转换对齐电路及方法,包括:串并转换模块,其用于响应于第一时钟信号将串行数据接收,响应于第二时钟信号将所接收的串行数据转换成并行数据,其中,所转换成的并行数据的位数为N位,N为正整数;逻辑判断模块,其用于当所转换成的并行数据的所有位数中至少一位的电平与对齐码型的对应位数的电平不相同时生成对齐指示信号,其中,对齐码型是指用于与并行数据对齐的特征码型;时钟生成模块,其用于收到对齐指示信号时将所述第一时钟信号进行N+1分频生成所述第二时钟信号。它能减小功耗和版图资源。
  • 转换对齐电路方法
  • [发明专利]SST驱动结构-CN202010122247.6在审
  • 张岚;吴召雷 - 成都纳能微电子有限公司
  • 2020-02-27 - 2021-08-27 - H03K19/0175
  • 本发明涉及一种SST驱动结构,包括电源端、与所述电源端相连的第一驱动模块、与所述电源端相连的第二驱动模块、与所述第一驱动模块相连的第三驱动模块、与所述第二驱动模块相连的第四驱动模块及与所述第三驱动模块和所述第四驱动模块相连的接地端,所述第一驱动模块、所述第二驱动模块、所述第三驱动模块及所述第四驱动模块分别包括用于控制电流注入的总开关及分别与每一总开关相连的用于实现输出差分幅值调节的电流源,所述SST驱动结构通过所述第一驱动模块、所述第二驱动模块、所述第三驱动模块及所述第四驱动模块同时实现均衡调节和输出差分幅值调节。
  • sst驱动结构
  • [发明专利]分频结构-CN202010122250.8在审
  • 周航;吴召雷 - 成都纳能微电子有限公司
  • 2020-02-27 - 2021-08-27 - H03K3/023
  • 本发明涉及一种分频结构,包括输入时钟信号端、与所述输入时钟信号端相连的第一整数分频器及第二整数分频器、与所述第一整数分频器和所述第二整数分频器相连的分频比设置端、与所述第一整数分频器和所述第二整数分频器相连的倍频电路、与所述倍频电路相连的二分频电路及与所述二分频电路相连的输出时钟信号端,所述第一整数分频器及所述第二整数分频器根据所述输入时钟信号端的输入时钟频率及所述分频比设置端的分频比,分别输出第一时钟信号及第二时钟信号至所述倍频电路,所述倍频电路输出第三时钟信号至所述二分频电路,所述二分频电路产生占空比为50%的输出时钟至所述输出时钟信号端。
  • 分频结构
  • [发明专利]LC振荡器工艺补偿电路-CN201310473252.1有效
  • 吴召雷;邹铮贤 - 四川和芯微电子股份有限公司
  • 2013-10-11 - 2014-01-08 - H03B5/04
  • 本发明公开了一种LC振荡器工艺补偿电路,其包括LC振荡器与参考电压端,LC振荡器包括增益级、电感及两个压控电容,增益级包括第一场效应管、第二场效应管、第三场效应管及第四场效应管,增益级具有两个电压输出端,两电压输出端上各连接一个压控电容,电感连接于两个电压输出端之间,其中,还包括跟随级及电流辅助电路,电流辅助电路分别与外部电源及跟随级连接,跟随级还与参考电压端连接,跟随级为LC振荡器提供工作电压,且跟随级还包括一检测电路,检测电路检测增益级的电流变化。本发明的LC振荡器工艺补偿电路结构简单,消除了LC振荡器增益级工艺变化引起的LC振荡器频率的变化,保证了LC振荡器频率的稳定,提高了LC振荡器工作的精度。
  • lc振荡器工艺补偿电路
  • [实用新型]串行数据传输系统-CN201220595084.4有效
  • 吴召雷;武国胜 - 四川和芯微电子股份有限公司
  • 2012-11-13 - 2013-04-24 - G06F13/38
  • 本实用新型公开了一种串行数据传输系统,其包括用于发送数据的发送端、用于接收所述发送端发送数据的接收端、连接于所述发送端与所述接收端之间的第一连接电容及连接于所述发送端与所述接收端之间的第二连接电容,所述发送端包括发送端驱动单元及与所述发送端驱动单元相连的幅度检测单元,所述发送端驱动单元根据接收的数据信号输出一对差分信号,所述幅度检测单元检测所述发送端驱动单元输出差分信号的幅度变化,并输出指示所述发送端与所述接收端是否连接正常的指示信号。本实用新型结构简单、抗干扰能力强且功耗低。
  • 串行数据传输系统
  • [发明专利]串行数据传输系统及方法-CN201210452687.3无效
  • 吴召雷;武国胜 - 四川和芯微电子股份有限公司
  • 2012-11-13 - 2013-03-20 - G06F13/38
  • 本发明公开了一种串行数据传输系统,其包括用于发送数据的发送端、用于接收所述发送端发送数据的接收端、连接于所述发送端与所述接收端之间的第一连接电容及连接于所述发送端与所述接收端之间的第二连接电容,所述发送端包括发送端驱动单元及与所述发送端驱动单元相连的幅度检测单元,所述发送端驱动单元根据接收的数据信号输出一对差分信号,所述幅度检测单元检测所述发送端驱动单元输出差分信号的幅度变化,并输出指示所述发送端与所述接收端是否连接正常的指示信号。本发明还提供一种串行数据传输方法。本发明结构简单、抗干扰能力强且功耗低。
  • 串行数据传输系统方法
  • [实用新型]串行数据传输系统-CN201120356785.8有效
  • 吴召雷;李磊 - 四川和芯微电子股份有限公司
  • 2011-09-22 - 2012-05-02 - G06F13/38
  • 一种串行数据传输系统,包括一用于发送数据的发送端、一用于接收所述发送端发送数据的接收端、一连接于所述发送端与所述接收端之间的第一连接电容及一连接于所述发送端与所述接收端之间的第二连接电容,所述发送端包括一发送端驱动单元及一与所述发送端驱动单元相连的幅度检测单元,所述发送端驱动单元根据接收的数据信号输出一对差分信号,所述幅度检测单元检测所述发送端驱动单元输出差分信号的幅度变化,并输出一指示所述发送端与所述接收端是否连接正常的指示信号。本实用新型结构简单、抗干扰能力强且功耗低。
  • 串行数据传输系统
  • [实用新型]均衡电路-CN201120356260.4有效
  • 吴召雷;李磊 - 四川和芯微电子股份有限公司
  • 2011-09-22 - 2012-05-02 - H04B1/12
  • 一种均衡电路,包括一第一输入端、一第二输入端、一第一输出端、一第二输出端、一第一级调节电路、一第二级调节电路及一偏置电压产生电路,偏置电压产生电路与第一级调节电路及第二级调节电路相连,第一级调节电路包括一第一场效应管、一第二场效应管、一第三场效应管、一第四场效应管、一与第一场效应管相连的第一电阻、一与第二场效应管相连的第二电阻、一与第三场效应管相连的第三电阻、一与第四场效应管相连的第四电阻、一与第三场效应管相连的第五电阻、一与第四场效应管相连的第六电阻、一与第三场效应管相连的第一电容及一与第四场效应管相连的第二电容。本实用新型调节范围较宽且增益可控。
  • 均衡电路
  • [发明专利]串行数据传输系统及方法-CN201110282440.7有效
  • 吴召雷;李磊 - 四川和芯微电子股份有限公司
  • 2011-09-22 - 2012-02-08 - G06F13/38
  • 一种串行数据传输系统,包括一用于发送数据的发送端、一用于接收所述发送端发送数据的接收端、一连接于所述发送端与所述接收端之间的第一连接电容及一连接于所述发送端与所述接收端之间的第二连接电容,所述发送端包括一发送端驱动单元及一与所述发送端驱动单元相连的幅度检测单元,所述发送端驱动单元根据接收的数据信号输出一对差分信号,所述幅度检测单元检测所述发送端驱动单元输出差分信号的幅度变化,并输出一指示所述发送端与所述接收端是否连接正常的指示信号。本发明还提供一种串行数据传输方法。本发明结构简单、抗干扰能力强且功耗低。
  • 串行数据传输系统方法
  • [发明专利]均衡电路及均衡系统-CN201110282881.7无效
  • 吴召雷;李磊 - 四川和芯微电子股份有限公司
  • 2011-09-22 - 2011-12-28 - H04B1/12
  • 一种均衡电路,包括一第一输入端、一第二输入端、一第一输出端、一第二输出端、一第一级调节电路、一第二级调节电路及一偏置电压产生电路,偏置电压产生电路与第一级调节电路及第二级调节电路相连,第一级调节电路包括一第一场效应管、一第二场效应管、一第三场效应管、一第四场效应管、一与第一场效应管相连的第一电阻、一与第二场效应管相连的第二电阻、一与第三场效应管相连的第三电阻、一与第四场效应管相连的第四电阻、一与第三场效应管相连的第五电阻、一与第四场效应管相连的第六电阻、一与第三场效应管相连的第一电容及一与第四场效应管相连的第二电容。本发明还提供一种均衡系统。本发明调节范围较宽且增益可控。
  • 均衡电路系统
  • [发明专利]均衡系统-CN201010190368.0有效
  • 吴召雷;武国胜 - 四川和芯微电子股份有限公司
  • 2010-06-02 - 2011-12-07 - H04B3/04
  • 一种均衡系统,包括可调节均衡单元、连接可调节均衡单元的共模反馈单元、连接共模反馈单元与可调节均衡单元的电流平衡驱动单元、连接可调节均衡单元的第一高通滤波单元、连接电流平衡驱动单元的第二高通滤波单元、连接可调节均衡单元的第一低通滤波单元、连接电流平衡驱动单元的第二低通滤波单元、连接第一与第二高通滤波单元的第一能量检测单元、连接第一与第二低通滤波单元的第二能量检测单元、连接第一能量检测单元的第一模数转换单元、连接第二能量检测单元的第二模数转换单元及连接第一与第二模数转换单元的状态判决单元,状态判决单元输出一调节可调节均衡单元的控制信号。该均衡系统提高了高速信号传输系统中接收端的信号质量。
  • 均衡系统
  • [实用新型]时序纠错系统-CN201020537649.4无效
  • 吴召雷;武国胜 - 四川和芯微电子股份有限公司
  • 2010-09-21 - 2011-06-29 - H04L1/24
  • 一种时序纠错系统,用于高速串行数据传输系统中的发送端,所述时序纠错系统包括一接收一并行数据的数据通路、一接收一时钟信号的延迟可调的时钟通路、一与所述数据通路及所述延迟可调的时钟通路相连并将所述并行数据转换为一串行数据的串化单元、一用于将所述串行数据转换为一电流信号或一电压信号并输出的驱动单元及一计数与判决单元,所述计数与判决单元计算所述串行数据上升沿或下降沿的数目,并发送一用于调节所述时钟信号延迟时间的调节信号至所述延迟可调的时钟通路来控制所述串化单元的时序。本实用新型有效地解决了串化过程中的时序问题。
  • 时序纠错系统
  • [实用新型]时钟产生电路-CN201020636078.X无效
  • 吴召雷;吕亚兰;武国胜 - 四川和芯微电子股份有限公司
  • 2010-12-01 - 2011-06-01 - H03K3/02
  • 一种时钟产生电路,包括一第一电流源、一电阻、一第二电流源、一第一选通电路、一第二选通电路、一电容、一第一比较器、一第二比较器及一RS触发器,第一电流源包括一第一场效应管MP1、一第二场效应管MP2、一第九场效应管MN1及一第十场效应管MN2,第二电流源包括一第四场效应管MP4、一第五场效应管MP5、一第六场效应管MP6、一运算放大器、一第十一场效应管MP11、一第九场效应管MP9、一第十五场效应管MN4、一第十六场效应管MN5、一第一三极管PNP1、一第二三极管PNP2及一第三三极管PNP3,RS触发器输出一控制第二电流源对电容进行充放电的时钟信号至第一选通电路的输入控制端及第二选通电路的输入控制端。本实用新型结构简单,提高了时钟精度。
  • 时钟产生电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top