专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果14个,建议您升级VIP下载更多相关专利
  • [发明专利]一种优化电源网络节省绕线资源的方法、系统和存储介质-CN202310829506.2在审
  • 黄现 - 上海韬润半导体有限公司
  • 2023-07-07 - 2023-09-15 - G06F30/392
  • 本发明公开了一种优化电源网络节省绕线资源的方法、系统和存储介质,其中方法包括:获取初步建立的电源网络;获取电源网络中金属条的第一宽度;在DRC规则数据表中,查找第一宽度所在的第一宽度等级;获取第一宽度等级对应的第一约束距离;其中,第一约束距离为DRC规则数据表中约束的金属条与其相邻的信号线之间需要间隔的距离;将金属条由第一宽度扩大至第二宽度,第二宽度为满足第一约束距离的最大金属条宽度;或,在DRC规则数据表中,查找第三宽度等级,第三宽度等级的最大宽度不大于第一宽度等级的最小宽度;获取第三宽度等级对应的第三约束距离;将金属条由第一宽度缩小至第三宽度,第三宽度为恰好满足第三约束距离的金属条宽度。
  • 一种优化电源网络节省资源方法系统存储介质
  • [发明专利]一种SOC芯片的布局优化方法及装置-CN202310812889.2有效
  • 张长学;黄现 - 上海韬润半导体有限公司
  • 2023-07-05 - 2023-09-15 - G06F30/392
  • 本发明公开了一种SOC芯片的布局优化方法及装置,其中方法包括:基于目标芯片的初始网表,确定测试模块的规格参数和模块形状后,建立符合所述规格参数和模块形状的测试模块;根据所述目标芯片上同一绕线的绕线参数,确定不同布局方案下标准单元在所述测试模块上的布局信息;结合所述布局信息在所述测试模块上建立利用不同布局方案的标准单元;利用所述测试模块上不同布局方案的所述标准单元,模拟出所述目标芯片上的不同路径延时值;根据不同路径延时值中满足路径延时条件下的绕线信息,优化调整所述目标芯片的布局规划。本发明通过为SOC芯片的规划提供路径延时信息支持,从而减少芯片因时序不满足带来的迭代时间或者面积的浪费。
  • 一种soc芯片布局优化方法装置
  • [发明专利]一种流水线寄存器的布局方法、系统和集成电路-CN202310862159.3有效
  • 潘新阁;黄现 - 上海韬润半导体有限公司
  • 2023-07-14 - 2023-09-15 - G06F30/392
  • 本申请公开了一种流水线寄存器的布局方法、系统和集成电路,其中方法包括:将集成电路模块划分为多个区块,其中每个区块的初始尺寸受第一距离约束。根据多个区块的位置,确定第一端口和第二端口之间的连通路径,所述连通路径为连通所述第一端口和所述第二端口时经过路径区块最少的路径。在连通路径经过的路径区块中布局流水线寄存器,其中每个路径区块包括至少一个寄存器。根据所述寄存器时序约束条件,调整所述路径区块的初始尺寸,以便EDA工具自动优化所述路径区块中寄存器位置,使得流水线寄存器的时序收敛。通过以上方法,可以在流水线寄存器布局中,减少流水线不必要的绕行和寄存器堆积。
  • 一种流水线寄存器布局方法系统集成电路
  • [发明专利]一种时钟树结构、时钟树的设计方法和集成电路-CN202310753503.5有效
  • 黄现;周立人 - 上海韬润半导体有限公司
  • 2023-06-26 - 2023-09-08 - G06F30/32
  • 本发明公开了一种时钟树结构、时钟树的设计方法和集成电路,其中时钟树结构包括:第一分支节点,位于所述第一电路模块之中,用于接收来自时钟源的时钟信号;第一时钟路径,连接所述第一分支节点至所述第一电路模块的内部寄存器;多个第二时钟路径,连接所述第一分支节点至所述第一电路模块的多个端口相关寄存器。多个第三时钟路径,连接所述第一分支节点至所述多个第二电路模块的端口相关寄存器。其中,所述第一时钟路径、所述第二时钟路径和所述第三时钟路径的路径长度之差在容差范围内。本发明通过调整时钟树的连接逻辑,实现时钟树的总长度缩短,保证芯片功能的同时,更加优化时序。
  • 一种时钟结构设计方法集成电路
  • [发明专利]一种电源网络最优方案的选择方法和系统-CN202310797241.2有效
  • 孙佳;黄现 - 上海韬润半导体有限公司
  • 2023-07-03 - 2023-09-08 - G06F30/394
  • 本发明公开了一种电源网络最优方案的选择方法和系统,其中方法包括:自动生成N个电源网络的设计方案;建立每个所述设计方案中电源网络的电阻模型;通过线路仿真工具,计算每个所述电阻模型的等效电阻值;计算每个所述设计方案中电源网络的线道利用率;绘制以所述等效电阻值为横轴,以所述线道利用率为纵轴的设计方案二维散点图;在所述二维散点图中,选取指定纵轴范围内的M个设计方案作为筛选方案;所述M小于N;将M个所述筛选方案,依次进行评估;选择评估结果最优的一个所述筛选方案作为最优方案。通过上述方法,本发明先将大量的设计方案进行初步筛选,缩短选择电源网络方案的评估周期。
  • 一种电源网络最优方案选择方法系统
  • [发明专利]一种芯片设计中对存储器的选型优化方法和装置-CN202310601809.9有效
  • 黄现 - 上海韬润半导体有限公司
  • 2023-05-26 - 2023-08-11 - G06F30/398
  • 本发明属于存储器技术领域,提供一种芯片设计中对存储器的选型优化方法和装置,其方法包括预先生成候选物理存储器集合;通过存储器综合器生成所述候选物理存储器集合中各个所述候选物理存储器的库文件;根据预设的选型标准从所述库文件中抽取对应的选型判断参数,并根据所述选型判断参数建立所述候选物理存储器的选型数据库;接收目标物理存储器的规格信息和需求信息;遍历所述选型数据库,根据所述目标物理存储器的规格信息生成若干选型方案;根据所述需求信息从若干所述选型方案中选取的至少一个所述选型方案作为选型优化方案。本发明可以提高芯片设计效率。
  • 一种芯片设计存储器选型优化方法装置
  • [发明专利]一种基于图形算法检查电源结构的方法和系统-CN202310671621.1有效
  • 黄现;周立人 - 上海韬润半导体有限公司
  • 2023-06-08 - 2023-08-04 - G06T7/73
  • 本发明公开了一种基于图形算法检查电源结构的方法和系统,其中方法包括:获取电源网络结构的每一层中,通孔和金属条的坐标位置;将所述电源网络结构图形化,图形化的所述电源网络结构包括多层通孔图形和条纹图形;将每个所述通孔图形,横向左右各向外拉伸距离X;纵向上下各向外拉伸距离Y;将拉伸后的所述通孔图形的范围取并集,获得并集图形;将所述条纹图形减去所述并集图形,判断是否存在剩余图形;若存在剩余图形,则表示该层电源结构存在通孔缺失。通过本发明,利用简单的图形运算,可以快速且低功耗的检查出电源网络结构中通孔是否缺失,从而检查芯片电源结构的完整性。
  • 一种基于图形算法检查电源结构方法系统
  • [发明专利]时钟门控控制电路及芯片测试电路-CN202210332010.X有效
  • 黄现;管逸 - 上海韬润半导体有限公司
  • 2022-03-31 - 2022-10-28 - G01R31/3185
  • 本发明涉及一种时钟门控控制电路,其用于控制被测电路的多个被测电路部分的时钟输入。该电路包括M个译码器、多个时钟门控电路块、输出功能逻辑信号的功能逻辑电路块和L个控制模块。每个译码器接收并译码N位二进制输入,生成L位二进制译码并输出对应于L位二进制译码的L个译码子信号;每个时钟门控电路块用于控制一个或多个被测电路部分的时钟输入;每个控制模块根据外部输入的使能控制信号、M个译码子信号和功能逻辑信号来使能或禁用一个或多个时钟门控电路块,其中,M个译码子信号由M个译码器中的每个译码器各自提供一个译码子信号而组成,并且其中,M、N和L均为正整数。根据本发明,还能够提供一种芯片测试电路。
  • 时钟门控控制电路芯片测试电路
  • [实用新型]一种环境检测用称重取样装置-CN202120975041.8有效
  • 王闯;徐海峰;黄现 - 王闯
  • 2021-05-09 - 2021-11-05 - G01N1/08
  • 本实用新型公开了一种环境检测用称重取样装置,具体涉及称重取样装置技术领域,包括插管和称重机构,所述插管内部设有夹持机构,所述夹持机构包括多个环形气囊,所述环形气囊设在插管内部,所述插管内壁上开设有多个凹槽,所述环形气囊设在凹槽内部,所述插管的壁中镶嵌有两个导气管。本实用新型通过夹持机构,在插管的内壁上开设有多个凹槽,并在凹槽的内部固定有环形气囊,环形气囊通过支管与导气管连通,在将插管拔起前,通过转动螺纹杆,将弹簧秤内部的空气导入导气管中,而后进入环形气囊中,使得环形气囊膨胀后收紧,压缩插管内部空间,以此将土壤夹紧,避免土壤样本在插管拔起的过程中掉落。
  • 一种环境检测称重取样装置
  • [外观设计]圆珠笔-CN202130150980.4有效
  • 黄现 - 黄现
  • 2021-03-19 - 2021-06-22 - 19-06
  • 1.本外观设计产品的名称:圆珠笔。2.本外观设计产品的用途:用于书写。3.本外观设计产品的设计要点:在于形状与色彩的结合。4.最能表明设计要点的图片或照片:立体图1。5.请求保护的外观设计包含色彩。
  • 圆珠笔
  • [外观设计]粘毛器-CN202130151105.8有效
  • 黄现 - 黄现
  • 2021-03-19 - 2021-06-22 - 07-05
  • 1.本外观设计产品的名称:粘毛器。2.本外观设计产品的用途:用于粘除衣物或沙发上的细毛纤维。3.本外观设计产品的设计要点:在于形状。4.最能表明设计要点的图片或照片:立体图1。
  • 粘毛器
  • [实用新型]一种用于防疫手套延展性检测的装置-CN202021827941.X有效
  • 黄现;刘巧灵 - 刘巧灵
  • 2020-08-27 - 2021-04-20 - G01N3/28
  • 本实用新型适用于防疫手套技术领域,提供了一种用于防疫手套延展性检测的装置,四个支脚固定于地面上,支脚上端连接操作台,操作台上连接L型支架,支架连接一组定滑轮,一组定滑轮通过连接绳交替安装有一组动滑轮,支架内直角处形成有固定环,连接绳其中一端固定于固定环上,连接绳远离固定环的一端连接施力装置,动滑轮下端连接第一夹具,操作台上端面连接一组第二夹具,第二夹具位于第一夹具正下方,本实用新型所达到的有益效果:采用多个夹具夹持防疫手套可提高检测效率;采用滑轮组对防疫手套施力,原理简单易于实现并且保证对每个手套的施力都相同。
  • 一种用于防疫手套延展性检测装置
  • [实用新型]一种额温枪用辅助固定座-CN202021932666.8有效
  • 黄现;黄冬萍 - 黄冬萍
  • 2020-09-07 - 2021-04-20 - G01K13/00
  • 本实用新型涉及额温枪辅助固定领域,尤其为一种额温枪用辅助固定座,包括底座,所述底座的顶端固定连接有辅助座,所述辅助座的底端内侧滑动连接有支撑块,所述支撑块的内侧设有连接杆,所述连接杆贯穿辅助座和支撑块,本实用新型中,通过设置的辅助座,这种设置配合辅助座与底座的固定连接、支撑块与辅助座和连接杆的滑动连接和额温枪与第一滑带和第二滑带的滑动连接,使用人员使用额温枪完成后,直接将额温枪的把手插入辅助座的凹槽内,把手向两侧推开第一滑带和第二滑带,经第二弹簧和弹片挤压定位额温枪,进行定位,额温枪放置在支撑块的凹槽内,起到支撑的作用,有利于对额温枪的收纳和下一次使用。
  • 一种额温枪用辅助固定
  • [发明专利]自动化测试中扩展输入输出通道的方法-CN201210477147.0有效
  • 来金梅;黄现;王元;王键;周灏 - 复旦大学
  • 2012-11-22 - 2013-02-27 - G01R31/28
  • 本发明属于自动化测试测量技术领域,具体为一种基于FPGA实现的应用于自动化测试中扩展输入输出通道的方法。本发明在测试平台和待测芯片之间加入FPGA,将测试平台的生成采集通道与待测芯片的输入输出引脚连接到FPGA的输入输出引脚;对FPGA中每一个与待测芯片引脚相连的输入输出引脚做适当配置,将各个引脚配置模块中TDO与TDI首尾相连,构建出多条并行的测试链。其中,测试平台的负责生成数据的通道与FPGA中实现的TDI端口相连,负责采集数据的通道与FPGA中实现TDO端口相连;本发明解决了动态更改通道属性的问题,简化了软件上的层次,同时减少了用于配置管脚寄存器数据的周期数,节约了测试时间。
  • 自动化测试扩展输入输出通道方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top