专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果5个,建议您升级VIP下载更多相关专利
  • [发明专利]基于动态配置接口的时钟配置器、FPGA系统-CN202011204534.8有效
  • 阴智昊;卢笙;范凯 - 芯启源(上海)半导体科技有限公司
  • 2020-11-02 - 2023-09-05 - G06F1/08
  • 本申请提供的一种基于动态配置接口的时钟配置器、FPGA系统,所述时钟配置器包括:一或多个协议接口,以获取主机表示读写请求的地址信息;路径管理器,用于将路径分配至对应的状态管理器;状态管理器,包括:对应PLL的配置寄存器、状态寄存器、及对应DRP控制逻辑的DRP开关;状态管理器用于实时检测PLL状态及DRP控制逻辑状态并存到所述状态寄存器中;配置寄存器用于接收写请求并进行解析,以更新所述配置寄存器与状态寄存器,并根据DRP控制逻辑判断PLL的状态以供对所述配置寄存器的配置。于本申请基于动态接口的时钟配置器,可以实时调整PLL的各项参数,有效节省因调整时钟频率或时钟各项参数所要消耗的bit流文件编译时间,是一种更高效的FPGA时钟管理方案。
  • 基于动态配置接口时钟fpga系统
  • [发明专利]一种基于FPGA的USB3.0/3.1控制系统-CN202011204498.5在审
  • 阴智昊;卢笙;范凯;肖骁;程凯 - 芯启源(上海)半导体科技有限公司
  • 2020-11-02 - 2022-05-06 - G05B19/042
  • 本申请提供一种基于FPGA的USB3.0/3.1控制系统,包括:USB控制模块,包括USB3.0控制模块和/或USB3.1控制模块;PCS逻辑模块,通过PIPE接口与所述USB控制模块连接;FPGA Serdes串行通信模块,与所述PCS逻辑模块连接;外接子卡模块,与所述FPGA Serdes串行通信模块连接;其中,所述PCS逻辑模块、FPGA Serdes串行通信模块、外接子卡模块依次相连组合在一起实现端口物理层的功能,用于对USB3.0控制模块及USB3.1控制模块进行测试。本发明提出了一种完全基于FPGA的USB3.0/3.1解决方案,采用USB controller软核加FPGA serdes的相结合的办法,摆脱测试时对PHY芯片的需求,并且以FPGA为产品的另外一个好处就是可以随时更改硬件功能,有效解决了现有技术中仿真验证不完备、测试模式局限、硬件功能不可更改等棘手问题。
  • 一种基于fpgausb33.1控制系统
  • [发明专利]基于运放的声感电路-CN201710039547.6有效
  • 韩志刚;阴智昊;池增奇;肖伟华 - 同济大学
  • 2017-01-19 - 2020-08-14 - H04R3/00
  • 本发明设计了一种基于运放的声感电路,用于检测声音并产生声感信号,包括声音信号检测电路、一级放大电路、信号处理电路、二级放大电路和整形电路。声音信号检测电路通过声音输入设备产生电信号传给一级放大电路,经过放大后由信号处理电路对信号进行处理,具体包括由电容C3对信号进行交流耦合和C4对信号进行包络检波,再经过二级放大电路进行放大,之后通过整形电路中的施密特整形电路产生整形信号并由反相器输出。经过检测,本发明有效的识别了频率为20kHz以下的声音信号,并且电路功耗较低,静态电流在250μA左右,由于电路带有使能端,可以由信号控制电路工作状态,在结合其他芯片应用时可以减少整体功耗。
  • 基于感电

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top