专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果25个,建议您升级VIP下载更多相关专利
  • [发明专利]差分迟滞比较电路及方法-CN202310315760.0在审
  • 李智;李成杰;赵慧冬;乔树山 - 中国科学院微电子研究所
  • 2023-03-28 - 2023-06-23 - H03K5/24
  • 本公开提供了一种差分迟滞比较电路及方法,该差分迟滞比较电路包括:差分输入电路,用于输入第一差分信号和第二差分信号;正反馈迟滞电路,与差分输入电路连接,用于比较第一差分信号和第二差分信号,得到差分比较结果,当差分比较结果大于第一阈值电压时,输出第一比较结果信号,当差分比较结果小于第二阈值电压时,输出第二比较信号,第一阈值电压大于第二阈值电压;输出级电路,与正反馈迟滞电路连接,用于将第一比较结果信号或第二比较结果信号转换为单端信号输出。
  • 迟滞比较电路方法
  • [发明专利]电平转换电路、芯片及电子设备-CN202310149568.9在审
  • 乔树山;王骁;赵慧冬;李智 - 中国科学院微电子研究所
  • 2023-02-16 - 2023-06-09 - H03K19/018
  • 本公开提供了一种电平转换电路、芯片及电子设备。电平转换电路包括:升压单元,被构造成电流镜结构,包括第一输入端、第二输入端和第一输出端,第一输入端连接第一电源,第二输入端连接第二电源,以在第一电源的作用下,在第一输出端产生镜像电流;第三晶体管,包括第三栅极、第三源极和第三漏极,第三栅极适用于接收第一电源的高电平信号,第三源极连接第一输出端;第三漏极连接第一电源;输出单元,包括第三输入端和第二输出端,第三输入端连接第二电源,输出单元适用于接收并响应第一信号,第二输出端输出第二电源的与第一电源相同电平的第二信号;其中,第一电源提供的电压低于第二电源提供的电压。
  • 电平转换电路芯片电子设备
  • [发明专利]时序检测及时序纠错系统-CN202310171974.5在审
  • 赵慧冬;刘纪良;李智;乔树山 - 中国科学院微电子研究所
  • 2023-02-16 - 2023-06-06 - H03K21/40
  • 本公开提供了一种时序检测及时序纠错系统,包括:跳变检测单元,用于在检测到的时钟高电平期的时序变化存在异常的情况下,产生错误脉冲信号;正锁存器,用于响应于错误脉冲信号,根据高电平期间的穿通性输出正确数据,实现时序纠错;时钟门控单元,用于响应于错误脉冲信号,对时钟进行门控,实现时钟周期频率的单周期降频;电压调控单元,用于响应于错误脉冲信号,根据时序错误出现的频率进行电压调节。本公开基于跳变检测单元,可以实时检测时序变化,并且利用正锁存器高电平期间的穿通性,对电源电压和时钟频率进行动态调整,实现时序纠错,减少电路面积的开销,同时,本公开实施例结构简单,适用于所有数字电路芯片。
  • 时序检测纠错系统
  • [发明专利]多路比较器以及多路比较方法-CN202211560653.6在审
  • 李智;周涛;赵慧冬;乔树山;周玉梅 - 中国科学院微电子研究所
  • 2022-12-06 - 2023-06-06 - H03K5/24
  • 本公开提供了一种多路比较器,应用于集成电路技术领域,包括:翻转阈值提取电路,用于提取采样翻转电压阈值,阈值反馈调节电路,与该翻转阈值提取电路相连,用于将该采样翻转电压阈值调节为预设翻转电压阈值,多路比较输出电路,与该阈值反馈调节电路相连,用于通过镜像该采样翻转电压阈值,使多路比较器的电压阈值为预设翻转电压阈值,以及,将输入该多路比较输出电路的输入电压与该电压阈值进行比较。本公开还提供了一种多路比较方法。
  • 比较以及方法
  • [发明专利]读写辅助电路及静态随机访问存储器-CN202310108362.1在审
  • 乔树山;赵鹏远;尹佳璐;赵慧冬 - 中国科学院微电子研究所
  • 2023-02-01 - 2023-05-12 - G11C11/419
  • 本公开提供一种读写辅助电路及静态随机访问存储器,读写辅助电路包括:相互连接的第一晶体管和第三晶体管,相互连接的第二晶体管和第四晶体管;晶体管电容;以及第五晶体管;其中,第一晶体管和第三晶体管分别与晶体管电容的第一极板相连接,第二晶体管和第四晶体管分别与晶体管电容的第二极板相连接;第一晶体管和第二晶体管分别与电源相连接;第三晶体管和第四晶体管分别与第五晶体管相连接;第一晶体管和第二晶体管不同时导通,以使得在第五晶体管关断时,电源对晶体管电容充电;以及在第五晶体管导通时,经过充电的晶体管电容抬高或拉低存储阵列的电压。
  • 读写辅助电路静态随机访问存储器
  • [发明专利]一种测试方法及测试机台-CN202210240258.3在审
  • 赵慧冬;刘畅然;乔树山;刘逸畅 - 中国科学院微电子研究所
  • 2022-03-10 - 2022-06-14 - G01R31/28
  • 本申请提供一种测试方法及测试机台,获取针对第一芯片进行ULPMark测试的地址映射信息;地址映射信息为在第一芯片进行ULPMark测试时,第一芯片中的存储器需要被访问的地址;根据地址映射信息,确定第一芯片中的存储器的实际使用容量;根据存储器的实际使用容量,确定第一芯片中存储器的可行容量,以根据可行容量对第一芯片的存储器的容量进行优化。可见,根据地址映射信息能够确定存储器的实际使用容量,根据存储器的实际使用容量来调整存储器的可行容量,对存储器的容量进行优化,使存储器的容量和地址映射信息占用的容量匹配,避免存储器容量过大而地址映射信息占用的容量较小,导致存储器容量浪费以及功耗高的问题,从而降低芯片功耗,提高芯片质量。
  • 一种测试方法机台
  • [发明专利]一种芯片固件烧录方法、装置、系统和存储介质-CN202210242552.8在审
  • 赵慧冬;刘逸畅;乔树山;刘畅然 - 中国科学院微电子研究所
  • 2022-03-11 - 2022-06-07 - G06F8/65
  • 本申请提供一种芯片固件烧录方法、装置、系统和存储介质,包括:初始芯片固件烧录程序和经传输的芯片固件烧录程序均携带有验证密码数据,将经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,将初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果,当实际校验结果和正确校验结果一致时,将验证密码数据和预先定义的密码数据进行比较,若一致,则将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。从而通过循环冗余校验和密码验证可以避免芯片固件烧录过程中芯片固件烧录程序内容被破解或产生烧录误码,可以有效防止电磁干扰造成的不利影响,提高了芯片固件烧录的安全性。
  • 一种芯片固件烧录方法装置系统存储介质

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top