专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果5个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体存储装置-CN200780010510.5无效
  • 西川和予;上南雅裕;新田忠司 - 松下电器产业株式会社
  • 2007-03-30 - 2009-04-15 - G11C11/407
  • 本发明提供一种半导体存储装置,其中包括:地址端子,其输入将存储器阵列中的存储数据读出的地址;时钟输入端子,其将输入时钟输入;数据输出端子,其对根据上述地址从存储器阵列读出的数据进行输出;和时钟输出端子,其对与上述输入时钟同步的输出时钟进行输出;上述时钟输出端子始终输出第一电压和第二电压中的一方,并且,仅在从上述数据输出端子输出了有效数据的情况下,使输出电压从第一电压迁移到第二电压,或从一方电压迁移到另一方电压。
  • 半导体存储装置
  • [发明专利]半导体存储装置及具备该半导体存储装置的收发系统-CN200610142126.8有效
  • 小谷久和;西村始修;西川和予;上南雅裕 - 松下电器产业株式会社
  • 2006-10-08 - 2007-04-11 - G11C16/02
  • 一种半导体存储装置。在同一存储器芯片(1)中具有多个存储器阵列(10、20),在各存储器阵列中独立具有数据系统电路、地址系统电路和控制系统电路。另一方面,在各存储器阵列(10、20)间共有与芯片外部取得连接的数据端子(42)、地址端子(40)和控制端子(41)。经由被阵列选择信号ASEL(时钟)控制的3个信号选择电路MUX,将数据、地址和控制信号分配给各存储器阵列(10、20)。另外,在所述时钟的上升沿向一方的存储器阵列(10)供给信号,在下降沿向另一方的存储器阵列(20)供给信号。这样,在多个CPU使用多个存储器的系统中,当一个芯片中具有多个存储器阵列来集成存储器时,可以按照每个存储器阵列进行独立的动作,不需要CPU间的总线调停。
  • 半导体存储装置具备收发系统
  • [发明专利]半导体存储器-CN200410071459.7无效
  • 西川和予;西村始修 - 松下电器产业株式会社
  • 2004-06-10 - 2005-02-02 - G11C16/02
  • 当对非易失性存储器的一个逻辑地址提供多个物理地址存储器时,对用于一个逻辑地址的写入操作搜寻在多个物理地址存储器中包括的空物理地址存储器,然后,将数据写入这个空物理地址存储器。对用于一个逻辑地址的读取操作,搜寻数据最终被写入的物理地址存储器,并读出该存储器的存储内容。结果,对一个逻辑地址采用简单的电路布置执行非易失性存储器的数据重写操作,而不执行擦除操作,并且不增加存储器的面积,而且也不将数据重写操作的总数限制到存储器技术规范所规定的数目。
  • 半导体存储器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top