专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果218个,建议您升级VIP下载更多相关专利
  • [发明专利]高速加解密USB桥接芯片以及芯片高速加解密方法-CN200910025475.5有效
  • 王忠海;林雄鑫;肖佐楠;郑茳 - 苏州国芯科技有限公司
  • 2009-03-06 - 2009-08-19 - G06F21/24
  • 一种高速加解密USB桥接芯片以及高速加解密方法,芯片包括:第一USB接口(103)、第二USB接口(104)、加密算法模块(102)、内部存储器(107)、CPU(105)、数据缓存器、数据缓存控制器(101)。本发明作为加解密桥接装置应用于主机(20)与移动存储设备(30)之间的连接,在芯片中利用数据缓存控制器中第二控制位和第三控制位的交替使能来切换第一USB接口、加密算法模块和第二USB接口的逻辑地址,与第一数据缓存区、第二数据缓存区和第三数据缓存区的物理地址之间的映射关系,使第一数据缓存区、第二数据缓存区和第三数据缓存区轮流跟随第一USB接口、加密算法模块和第二USB接口并行工作,在主机与移动存储设备之间传递数据批次,从而提高了数据的加解密速度。
  • 高速解密usb芯片以及方法
  • [发明专利]一种面积紧凑且快速的BCH并行译码方法-CN200910024526.2有效
  • 钟名富;林雄鑫;肖佐楠;匡启和;郑茳 - 苏州国芯科技有限公司
  • 2009-02-10 - 2009-07-22 - H03M13/15
  • 本发明涉及NandFlash型存储设备控制芯片中的一种面积紧凑且快速的BCH并行译码方法,其特征在于:在采用一轮多拍方式迭代运算错误位置多项式过程中,通过状态机控制单元的配置逻辑与状态机相结合来复用有限域GF(213)上的一个混合运算器,该混合运算器由有限域GF(213)上的一个二输入乘法器和一个二输入加法器构成,如果迭代轮数为偶数2k时,该轮需要复用混合运算器2k+1次,如果迭代轮数为奇数2k-1时,该轮需要复用混合运算器3k+3次,其中,k为大于或等于1的整数。本发明在错误位置多项式电路中通过控制面积的方式进行有效的优化,使混合运算器的使用率最大化,但复用率最小化。该方法使得电路实现面积和运算速度之间取得了比较好的平衡,从而能满足不同应用环境的要求。
  • 一种面积紧凑快速bch并行译码方法
  • [发明专利]BCH码控制器接口电路-CN200910025171.9有效
  • 章伟;钟名富;林雄鑫;肖佐楠;匡启和;郑茳 - 苏州国芯科技有限公司
  • 2009-02-20 - 2009-07-22 - G11C29/42
  • 一种BCH码控制器接口电路,特征是:在嵌入式CPU与BCH编解码电路之间的系统总线接口中设有寄存器组,寄存器组中设有非零错测试控制位、零错测试控制位以及解码完成次数状态位。在Flash型存储设备坏块测试扫描中,非零错测试控制位使能后让错误地址搜索电路不工作,零错测试控制位使能后让错误位置多项式迭代电路和错误地址搜索电路不工作,提高了Flash坏块测试速度,减少了电路功耗。在Flash型存储设备使用中,解码完成次数状态位作为记录完成Flash扇区解码次数的计数器,同时向CPU提供一种比响应解码电路中断信号更快的状态信号,CPU直接读取该计数器的值来通知相应模块读取解码完成以后的数据,速度提高了10%(2MB/s)。
  • bch控制器接口电路
  • [发明专利]加密算法模块加速器及其数据高速加解密方法-CN200810136674.9有效
  • 王忠海;林雄鑫;肖佐楠;郑茳 - 苏州国芯科技有限公司
  • 2008-12-29 - 2009-07-15 - G06F21/24
  • 本发明公开了一种加密算法模块加速器及其数据高速加解密方法。该加密算法模块加速器包括加密算法模块控制器(101)、RAM(102)、加密算法模块组(103)以及控制/状态寄存器组(104)。加密算法模块控制器(101)分别与加密算法模块组(103)、RAM(102)和控制/状态寄存器组(104)双向连接,RAM(102)与系统总线或外围总线(13)双向连接;控制/状态寄存器组(104)与系统总线或外围总线(13)双向连接,信号在两个方向流动。所述加密算法模块加速器的工作可灵活配置多种加密算法模块,在加解密过程中不需CPU(12)的参与,也不会占用系统总线或外围总线(13),同时充分利用加密算法模块的数据流加解密速度,进而提高了系统的加解密数据速度。
  • 加密算法模块加速器及其数据高速解密方法
  • [实用新型]信息安全控制芯片-CN200720148505.8无效
  • 文胜利;魏金宝;刘曼;肖佐楠 - 北京华大恒泰科技有限责任公司
  • 2007-04-27 - 2008-04-30 - G06F21/00
  • 本实用新型是有关于一种信息安全控制芯片,其包括:一微处理器模块,控制接口模块与外部设备的数据通讯传输,控制加解密模块进行加解密运算,控制存储模块保存从接口模块接收到的数据或加解密运算结果;存储模块,用于存储数据、加解密密钥、加解密运算结果;加解密模块,在微处理器的控制下,生成加解密所需要的密钥,或者应用所生成的密钥进行加解密运算;接口模块,用于与外部设备的数据通讯;电源检测模块,在微处理器模块控制下实现电源检测管理;以及内部总线,电气连接上述模块,并传送上述的数据。本实用新型信息安全控制芯片相比现有的安全芯片具有更多的安全应用、更高的安全性、更高的通用性和易用性。
  • 信息安全控制芯片
  • [发明专利]一种基于AMBA总线的8051系列微处理器应用系统-CN200510095447.2有效
  • 肖佐楠;于麦口;林雄鑫;周焰超 - 苏州国芯科技有限公司
  • 2005-11-10 - 2006-04-26 - G06F13/40
  • 一种基于AMBA总线的8051系列微处理器应用系统,特征是:基于AMBA总线结构,以8051系列微处理器作为总线控制单元,作如下改造:(1)在微处理器的总线到APB总线间设置第二桥接器进行转换;第二桥接器由寄存器组、模块选择逻辑、传输状态机和传输控制逻辑构成;(2)在APB总线到第一桥接器和第二桥接器之间设置一个对APB总线二选一访问的多路选择器;(3)给挂接在AHB总线上的模块添加APB总线接口;(4)微处理器的地址映射方案:a)将外部数据存储空间的一部分分配给APB系统;b)外部数据存储空间到APB地址空间的扩展通过第二桥接器中的寄存器组来实现;C)AHB系统和APB系统有着独立的地址空间,并由可综合的参数化的逻辑实现。本发明将低速的8位微处理器应用于32位的高速AMBA总线结构中构成一个应用系统,使芯片支持高速的大流量数据传输,达到较高的性价比。
  • 一种基于amba总线8051系列微处理器应用系统
  • [发明专利]一种C*Core微处理器应用AMBA总线的设计方法-CN200510095232.0有效
  • 于麦口;肖佐楠;林雄鑫;周焰超;季红彬 - 苏州国芯科技有限公司
  • 2005-11-01 - 2006-04-19 - G06F13/40
  • 一种C*Core微处理器应用AMBA总线的设计方法,其特征在于:基于AMBA总线结构,以单/双个C*Core微处理器作为总线控制单元,通过设置CLB总线到AMBA总线的桥接器单元将C*Core微处理器应用到AMBA总线中;所述桥接器单元对应单个C*Core微处理器时由以下两个桥接器中的任意一个构成,对应双个C*Core微处理器时,由以下两个桥接器构成,其中,第一桥接器包含一组状态机,用于确定CLB总线到AMBA的AHB总线之间的相应状态,完成状态之间的跳转,将C*Core微处理器挂接到AHB总线系统中;第二桥接器包含APB状态机、传输控制逻辑和模块选择逻辑,将C*Core微处理器挂接到AMBA的APB总线系统中,使具有CLB总线接口的C*Core微处理器得到更广泛的应用。
  • 一种core微处理器应用amba总线设计方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top