专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9个,建议您升级VIP下载更多相关专利
  • [发明专利]隔离器-CN202210048378.3在审
  • 山田雅基 - 株式会社东芝;东芝电子元件及存储装置株式会社
  • 2022-01-17 - 2022-10-21 - H01L23/64
  • 本发明实施方式的隔离器具备第一导体、第二导体和第一~第三绝缘膜。上述第一绝缘膜设置于上述第一导体与上述第二导体之间,包含硅、氧和氮。上述第二绝缘膜设置于上述第一导体与上述第一绝缘膜之间,包含硅和氧,进一步包含比上述第一绝缘膜的上述氮的组成比小的组成比的氮、或不含氮。上述第一绝缘膜在从上述第一导体朝向上述第二导体的第一方向上,具有上述第二导体与上述第二绝缘膜之间的第一膜厚,上述第二绝缘膜具有比上述第一膜厚薄的上述第一方向的第二膜厚。上述第三绝缘膜设置于上述第一导体与上述第二绝缘膜之间,具有比上述第一膜厚薄的上述第一方向的第三膜厚,具有与上述第一绝缘膜的组成及上述第二绝缘膜的组成不同的组成。
  • 隔离器
  • [发明专利]MEMS装置-CN201510535440.1在审
  • 山田雅基 - 株式会社东芝
  • 2015-08-27 - 2016-09-14 - B81B3/00
  • 本发明涉及MEMS装置,具有:MEMS元件,设置于基板上;第一保护膜,设置于基板上及MEMS元件上,形成对MEMS元件进行收容的空洞;密封层,以覆盖保护膜的方式设置;以及第二保护膜,设置于密封层上。并且,保护膜上的密封层的外侧端部设定为基板上的空洞的端部靠外侧,从密封层的外侧端部起至空洞的端部为止的距离A与保护膜的厚度B之比B/A为0.25~0.52的范围。
  • mems装置
  • [发明专利]具有电容器的半导体器件及其制造方法-CN200410088016.9无效
  • 梶田明广;山田雅基 - 株式会社东芝
  • 2002-04-23 - 2005-05-18 - H01L27/04
  • 一种半导体器件及其制造方法,该半导体器件,包括:半导体衬底;在上述半导体衬底上边形成的第1层间绝缘膜;在上述第1层间绝缘膜内形成的第1布线层,上述第1布线层在上述第1层间绝缘膜的表面上露出来;在上述第1层间绝缘膜上边形成的第2层间绝缘膜;在上述第2层间绝缘膜上形成的第1栓塞,上述第1栓塞到达上述第1布线层的上表面上;在上述第1栓塞的侧面和底面上形成的MIM型电容器,所述MIM型电容器包括:连接到上述第1布线层上的下部电极膜、在上述下部电极膜上边形成的电介质膜和在上述电介质膜上边形成的上部电极膜;在上述第2层间绝缘膜上形成的上部电极用布线层,上述上部电极用布线层连接到上述第1栓塞上。
  • 具有电容器半导体器件及其制造方法
  • [发明专利]半导体器件及其制造方法-CN96117972.4无效
  • 亚南度;柴田英毅;山田雅基 - 东芝株式会社
  • 1996-12-27 - 2004-08-04 - H01L21/768
  • 本发明揭示一种半导体器件及其制造方法。其中包括在半导体绝缘层(25)上形成连接到MOS晶体管的源、漏区域(24a,24b)上的、由铜等金属(28a,28b)和覆盖该金属表面的阻当层(27a,27b)构成的布线(W1),在该布线上形成绝缘层(29,30,32),布线(W1)间做成空腔(31)并在空腔内充满氧和二氧化碳的混合气体或者空气;在绝缘层(32)上形成布线(W2),布线(W2)间与布线(W1)间相同,也做成空腔(38),并在空腔内充满氧和二氧化碳的混合气体或者空气。
  • 半导体器件及其制造方法
  • [发明专利]具有埋入型导电层的半导体器件及其制造方法-CN02148236.5无效
  • 山田雅基;梶田明広 - 株式会社东芝
  • 2002-09-27 - 2003-06-04 - H01L23/522
  • 一种具有埋入型导电层的半导体器件及其制造方法。在半导体器件中,在第一层间绝缘层中形成埋入型导电层,上述导电层具有比上述第一层间绝缘层表面高的表面。另外,用具有平坦表面的绝缘膜覆盖上述第一层间绝缘层和上述导电层,在该绝缘膜中形成蚀刻选择比比上述绝缘膜高的的第二层间绝缘层。在上述半导体器件的制造方法中,在半导体衬底层上形成第一层间绝缘层,在第一层间绝缘层中形成沟,在第一层间绝缘层上形成导电层,用上述导电层掩埋沟,研磨导电层形成后的衬底表面,形成露出第一层间绝缘层和导电层的平坦面。还蚀刻去除研磨引起的上述第一层间绝缘层表面的损伤层,在蚀刻后的衬底表面上使用涂布法,形成绝缘膜。之后,在上述绝缘膜上形成蚀刻选择比比绝缘膜高的第二层间绝缘层。
  • 具有埋入导电半导体器件及其制造方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top