专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果10个,建议您升级VIP下载更多相关专利
  • [发明专利]一种利用阈值电压特性的乘法单元电路及乘法器-CN201911134935.8有效
  • 吴秋丰;张跃军;李憬;张会红 - 宁波大学
  • 2019-11-19 - 2023-04-14 - G06F7/523
  • 本发明公开了一种利用阈值电压特性的乘法单元电路及乘法器,乘法单元电路过两个异或门、四个与非门和四个反相器构成,乘法器由多个乘法单元电路构成,异或门和与非门作为乘法单元电路的两个基本单元,两者采用相同的电路结构来实现,通过配置该相同电路结构中MOS管的阈值电压特性时该电路结构分别能实现异或逻辑功能和与非逻辑功能,乘法单元电路在一个周期内实现一次求值运算,且一个周期内分为三个阶段,分别为预充阶段、求值运算和放电阶段,异或门和与非门的差分下拉网络均采用单端结构;优点是面积和功耗开销较小,能够同时防御逆向工程和DPA攻击,安全性较高。
  • 一种利用阈值电压特性乘法单元电路乘法器
  • [发明专利]一种具有多个硬件IP核的芯片密钥管理方法-CN201911218132.0有效
  • 张跃军;王佳伟;吴秋丰 - 宁波大学
  • 2019-12-03 - 2023-03-14 - G06F21/72
  • 本发明公开了一种具有多个硬件IP核的芯片密钥管理方法,包括加密过程和解密过程,在加密过程中引入内嵌多端口物理不可克隆函数对硬件IP核中预设的特征矢量进行更新,然后基于更新后的特征矢量构建正交混淆矩阵后对每个硬件IP核分别进行加密,在芯片用户对已授权硬件IP核进行解密时,芯片用户输入芯片厂家提供的芯片的128位二进制秘钥,当输入的128位二进制秘钥与该芯片中已授权的硬件IP核的解密秘钥匹配时才能实现已授权硬件IP核的解锁;优点是可以对芯片内每个硬件IP核独立的进行防护,避免芯片内部各个独立硬件IP核被旁道攻击和芯片探针等方式攻击,灵活性好,且防护性能高。
  • 一种具有硬件ip芯片密钥管理方法
  • [发明专利]一种基于TDPL逻辑的编码器-CN201811431233.1有效
  • 赵文泽;张会红;吴秋丰 - 宁波大学
  • 2018-11-28 - 2023-01-13 - G06F30/337
  • 本发明公开了一种基于TDPL逻辑的编码器,包括九个工作逻辑分别为三相双轨预充逻辑的或非门和六个缓冲器,编码器在一个周期内实现一次求值运算,且一个周期内分为三个阶段,当放电控制信号和预充控制信号进入低电平时,编码器进入预充阶段;当求值信号由低电平变为高电平时,编码器实现求值运算,当放电控制信号由低电平变为高电平时,编码器进入放电状态,为下一次的求值运算做好准备,由此本发明的编码器通过三相双轨预充逻辑的或非门作为基本单元,仅通过配置阈值电压实现不同的逻辑功能,而且在每个工作周期内输出都从预充电高电平开始放电至低电平,消耗能量恒定;优点是防御逆向工程攻击的同时具有抗DPA攻击的特性,功耗较低。
  • 一种基于tdpl逻辑编码器
  • [发明专利]一种利用三相双轨预充逻辑实现的全减器-CN201811652651.3有效
  • 李文龙;张跃军;吴秋丰;潘钊 - 宁波大学
  • 2018-12-29 - 2022-11-18 - H03K19/20
  • 本发明公开了一种利用三相双轨预充逻辑实现的全减器,包括两个异或门、三个与非门、两个预置数/复位电路和九个缓冲器,每个异或门和每个与非门的工作逻辑分别为三相双轨预充逻辑;优点是全减器一个周期内实现一次求值运算,一个周期内分为三个阶段,当放电控制信号和预充控制信号进入低电平时,全减器进入预充阶段,当求值信号由低电平变为高电平时,全减器实现求值运算,当放电控制信号由低电平变为高电平时,全减器进入放电状态,为下一次的求值运算做好准备,在每个工作周期内输出都从预充电高电平开始放电至低电平,消耗能量恒定,具有能量消耗与所处理数据相互独立的特征,防御逆向工程攻击的同时具有抗DPA攻击的特性,功耗较低。
  • 一种利用三相双轨逻辑实现全减器
  • [发明专利]一种基于TDPL逻辑的全加器-CN201811304854.3有效
  • 吴秋丰;张跃军;李立威;栾志存 - 宁波大学
  • 2018-11-02 - 2022-07-15 - H03K19/21
  • 本发明公开了一种基于TDPL逻辑的全加器,包括两个异或门、三个与非门和六个缓冲器,每个异或门和每个与非门的工作逻辑分别为三相双轨预充逻辑,全加器在一个周期内实现一次求值运算,当放电控制信号和预充控制信号进入低电平时,全加器进入预充阶段,当求值信号由低电平变为高电平时,全加器实现求值运算,当放电控制信号由低电平变为高电平时,全加器进入放电状态;优点是通过三相双轨预充逻辑的异或门和三相双轨预充逻辑的与非门作为全加器的基本单元,在每个工作周期内输出都从预充电高电平开始放电至低电平,消耗能量恒定,具有能量消耗与所处理数据相互独立的特征,防御逆向工程攻击的同时具有抗DPA攻击的特性,功耗较低。
  • 一种基于tdpl逻辑全加器
  • [发明专利]一种基于TDPL逻辑的数值比较器-CN201811298114.3有效
  • 张跃军;栾志存;吴秋丰;李立威 - 宁波大学
  • 2018-11-01 - 2022-07-15 - H03K5/24
  • 本发明公开了一种基于TDPL逻辑的数值比较器,包括一个异或门和两个或非门,异或门和两个或非门的工作逻辑分别为三相双轨预充逻辑,异或门的第一输入端和两个或非门的第一输入端连接,异或门的第一反相输入端和两个或非门的第一反相输入端连接,异或门的第二输入端和两个或非门的第二输入端连接,异或门的第二反相输入端和两个或非门的第二反相输入端连接,异或门的预充控制端和两个或非门的预充控制端连接,异或门的求值控制端和两个或非门的求值控制端连接,异或门的放电控制端和两个或非门的放电控制端连接;优点是同时具备抗逆向工程和差分功耗分析功能。
  • 一种基于tdpl逻辑数值比较
  • [发明专利]齿型线自动生产设备-CN201210479222.7无效
  • 罗芳魁;吴秋丰 - 罗芳魁;吴秋丰
  • 2012-11-22 - 2014-06-04 - H05B3/54
  • 一种齿型线自动生产设备:包括机架1夹送机构2成型机构3拖送组4剪线组5云母片压放组6翻卸组7等;齿型线10在成型机构3内成型同时夹送机构2夹10,拖送组4拖该夹送机构2到水平的翻卸组7上,剪线组5剪断10与后面发热线的连接,云母片压放组6压云母片套在10上,翻卸组7往上翻转套好10的云母片,使之与水平成一倾斜角度,套好10的云母片自动滑到流水线上,接着翻卸组7往下翻至反方向倾斜,空置的夹送机构2滑出翻卸组7到成型机构3的下下面,在成型机构3下的另一个进入齿型线10的夹送机构2被拖送组4拖送到翻卸组7后,由动力装置8抬升该空置的夹送机构2到成型机构3下面,准备下一次的成型。
  • 齿型线自动生产设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top