专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果511个,建议您升级VIP下载更多相关专利
  • [发明专利]译码方法和装置-CN200910081493.5无效
  • 王立 - 华为技术有限公司
  • 2009-04-09 - 2009-09-02 - H03M13/00
  • 本发明公开了一种译码方法和装置,属于编解码技术领域。所述方法用于对待译码码块进行译码,包括:当待译码码块长度为奇数k时,在最后一个时刻k后增加一个虚拟时刻k+1,并为所述虚拟时刻设置虚拟的待译码数据;将所述待译码码块和虚拟的待译码数据作为新待译码码块,对所述新待译码码块分别进行基四前向递推度量和基四后向递推度量计算,得到前向递推度量值和后向递推度量值;对所述前向递推度量值和后向递推度量值进行累加,根据累加的结果确定出与所述新待译码码块相关性最大的分支,作为译码的结果。所述装置包括:虚拟模块、计算模块和确定模块。本发明极大地简化了译码设计结构,降低了译码成本。
  • 译码方法装置
  • [发明专利]多元非规则RA码的构造与编码方法-CN200810007900.3无效
  • 白宝明;林伟;麻宝分;罗彬 - 重庆无线绿洲通信技术有限公司
  • 2008-02-28 - 2009-09-02 - H03M13/00
  • 本发明公开了一种多元非规则RA码的生成方法,包括:K位信息符号序列m1,m2K,mK被分别重复q1,K,qK次后进入加权器,与有限域GF(q)上的非零元素相乘之后通过交织器进行交织,得到顺序置换的序列;将所述顺序置换的序列中的个符号合并为M个符号,输出长度为M的序列,然后通过累加器加权累加后得到长度为M的校验符号序列p1,p2K,pM;最后通过将所述校验符号序列p1,p2K,pM与信息符号序列m1,m2K,mK复用,生成码字为c=[m1,m2K,mK,p1,p2K,pM]的多元非规则RA码。本发明的上述多元非规则RA码的生成方法可以显著降低了编码复杂度。
  • 多元规则ra构造编码方法
  • [发明专利]LDPC解码方法和装置-CN200580031678.5有效
  • 汤姆·理查森;金辉;弗拉基米尔·诺维奇科夫 - 高通股份有限公司
  • 2005-07-20 - 2009-06-03 - H03M13/00
  • 描述了灵活的并且硬件效率较高的LDPC解码器。利用小于用于控制解码过程的码结构的全部并行度的并行度级别实现所述解码器。每个用于描述码结构的相对简单控制码命令能被存储并被执行多次以完成码字解码。使用相同控制码指令组来支持不同的码字长度,但根据码字长度,码被实现的次数不同。在不需要改变储存的码描述信息的情况下,仅通过改变指示码字长度和用于控制解码过程的码提升因子,所述解码器能在对不同长度的码字进行解码之间切换。当解码比最大可支持码字长度短的码字时,一些块存储单元可以不使用。
  • ldpc解码方法装置
  • [发明专利]低密度奇偶校验码的解码单元的搜寻电路及搜寻方法-CN200710185076.6有效
  • 施至永 - 瑞昱半导体股份有限公司
  • 2007-11-06 - 2009-05-13 - H03M13/00
  • 本发明是有关于一种低密度奇偶校验码的解码单元的搜寻电路,用来于r笔输入值中搜寻出一最小值与一次小值,其中r为大于3的整数,搜寻电路包含第一搜寻电路与第二搜寻电路。搜寻方法是由第一搜寻电路分别依据r笔输入值中的每二笔输入值Vi、Vj以进行运算;第二搜寻电路,耦接第一搜寻电路,并分别依据第一搜寻电路所产生的s组比较值中的每二组比较值Wm、Lm及Wn、Ln以进行运算,其中s为小于r的正整数、较小值Wm小于较大值Lm、较小值Wn小于较大值Ln,其中第二搜寻电路依据较小值Wo与较大值Lo运算产生最小值与次小值。如此,可一并进行最小值、次小值以及最小值的地址的搜寻,无需待搜寻完最小值之后才进行次小值的搜寻。
  • 密度奇偶校验码解码单元搜寻电路方法
  • [发明专利]前向纠错(FEC)编码和流送-CN200680028962.1有效
  • M·G·卢比;M·沃特森;M·A·肖克洛拉希 - 数字方敦股份有限公司
  • 2006-06-12 - 2009-05-13 - H03M13/00
  • 在一种对来自通过信道从编码器接收到的接收码元的数据进行解码的数据解码器中,其中所接收到的数据包括删除并且包括源码元和修复码元以及其中该解码器在解码中使用其任何方形子矩阵都可逆的生成矩阵以使得所述解码器可在所述源码元和修复码元到达的同时执行解码操作,一种解码方法包括:在解码器存储器中表示至少部分地根据生成矩阵推导出的方程系;随着各源码元陆续被接收,在接收到所有源码元之前,将接收到的源码元代入方程系中;随着各修复码元陆续到达,使用解码器逻辑标识出要被用于求解方程系的修复方程;随着各源码元陆续到达,使用解码器逻辑计算方程的向量值;以及随着各修复码元陆续到达所述解码器处,将方程系转换为上三角形式。可将新颖方法用于交织和指定一大类FEC码的编码结构,排定包的发送等。
  • 纠错fec编码
  • [发明专利]LDPC编码方法和装置-CN200580031594.1有效
  • 汤姆·理查森;金辉 - 高通股份有限公司
  • 2005-07-20 - 2009-05-13 - H03M13/00
  • 描述了灵活并相对硬件高效的LDPC编码器。利用小于用于控制编码过程的码结构的全部并行度的并行度级别来实现所述编码器。每个用于描述码结构的相对简单微码命令能被存储并被执行多次以完成对码字的编码。使用相同组微码指令能支持不同的码字长度,但取决于所选将被使用的提升因子,码被实现的次数不同。在不需要改变储存的码描述信息的情况下,仅通过改变用于控制编码过程的码提升因子,所述LDPC编码器能在编码不同长度的码字间切换。当编码比最大可支持码字长度短的码字时,一些块存储单元和/或寄存器可以不使用。
  • ldpc编码方法装置
  • [发明专利]最大似然序列估计解码-CN200780011971.4无效
  • R·夫卢特斯 - 皇家飞利浦电子股份有限公司
  • 2007-03-29 - 2009-04-22 - H03M13/00
  • 最大似然序列估计器包括信号接收器(401),其接收用于解码的第一信号。ISI处理器(403)从第一信号产生补偿信号。该补偿信号表示最大似然序列估计(MLSE)的信道模型窗口之外的码间干扰,但并不表示MLSE的信道模型窗口之内的码间干扰。补偿处理器(405)通过补偿信号对第一信号进行补偿而产生补偿后的信号,例如通过从第一信号中减去该补偿信号。补偿后的信号被提供给MLSE解码器(407),其通过对该补偿后的信号执行MLSE而解码第一信号的数据。本发明可以提供减少的检测错误率并可以特别地适合于光盘读取系统。
  • 最大序列估计解码
  • [发明专利]使用可变FEC开销和保护周期的流送和缓冲-CN200780010032.8无效
  • M·沃森;M·G·卢比 - 数字方敦股份有限公司
  • 2007-02-13 - 2009-04-08 - H03M13/00
  • 数据是从传送器流送到接收器,其中流送是在假定接收器将在数据被全部传送和接收之前开始使用该数据的情况下输送数据的,并且所流送的数据包括前向纠错(“FEC”),且数据消耗速率可变化。传送器具有输入速率和传送速率,且这两个速率可以是不同的并且可改变。在接收器处,有接收速率(接收器以此速率接收数据)和消耗速率(接收器以此速率用尽数据以进行其输出)。传送器使用比消耗速率大的传送速率进行传送,并且额外的带宽可用于FEC保护和缓冲。在某些实施例中,超额速率随传输周期改变。
  • 使用可变fec开销保护周期缓冲
  • [发明专利]使用LDPC码编码和解码的方法-CN200580031554.7有效
  • 吴旼锡;丁奎赫 - LG电子株式会社
  • 2005-09-16 - 2009-03-25 - H03M13/00
  • 公开了一种使用LDPC码的编码/解码的方法,通过其增强性能并降低复杂度。在使用由(n-k)×n奇偶校验矩阵H定义的LDPC码的编码/解码方面,本发明包括步骤:使用奇偶校验矩阵H执行编码/解码输入源数据的步骤,该奇偶校验矩阵H包括Hp和Hd以满足H=[Hd|Hp](其中Hd具有(n-k)×k维,Hp具有(n-k)×(n-k)维),其中如果Hp包括多个z×z子矩阵,每个该子矩阵是单位矩阵或者零矩阵,并且其中Hp的每个列的列权重至少是2。
  • 使用ldpc编码解码方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top