[发明专利]频率调节器及其频率调节方法、电子设备有效
申请号: | 201980000003.6 | 申请日: | 2019-01-02 |
公开(公告)号: | CN111642139B | 公开(公告)日: | 2023-08-01 |
发明(设计)人: | 魏祥野;修黎明 | 申请(专利权)人: | 京东方科技集团股份有限公司;北京京东方技术开发有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 彭久云 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 频率 调节器 及其 调节 方法 电子设备 | ||
一种频率调节器及其频率调节方法、电子设备。该频率调节器包括:信号处理电路,被配置为根据频率调节系数和输入频率,生成频率控制字;频率调节电路,被配置为接收并根据频率控制字,生成并输出具有目标频率的输出信号。该频率调节系数为任意正实数,且表示为M.m,M为频率调节系数的整数部分,且M为自然数,m为频率调节系数的小数部分。
技术领域
本公开的实施例涉及一种频率调节器及其频率调节方法、电子设备。
背景技术
在集成电路芯片中,时钟信号代表着时间流,时钟信号可以确保整个电子系统正常运行。电子系统中的所有的事件、任务都是基于时钟信号的节拍而进行的。因此,能够产生具有任意频率的时钟信号的电路对电子系统来说至关重要。
目前,在集成电路芯片内部,锁相环(phase-locked loop,PLL)可以实现大部分频率合成的工作。然而,锁相环有一些显著的缺点,比如,高性能的锁相环需要大量模拟电路,而模拟电路则增加了集成电路芯片的面积、功耗等成本;同时,锁相环输出的信号的频率也不是任意的。
发明内容
本公开至少一实施例提供一种频率调节器,包括:
信号处理电路,被配置为根据频率调节系数和输入频率,生成频率控制字;
频率调节电路,被配置为接收并根据所述频率控制字,生成并输出具有目标频率的输出信号,
其中,所述频率调节系数为任意正实数,且表示为M.m,M为所述频率调节系数的整数部分,且M为自然数,m为所述频率调节系数的小数部分。
例如,在本公开一实施例提供的频率调节器中,所述信号处理电路包括:
输入子电路,被配置为获取具有所述输入频率的输入信号和所述频率调节系数;
鉴频子电路,被配置为在预设周期内对所述输入信号进行计数,以得到所述输入信号的计数值,以及基于所述计数值确定所述输入频率;
处理子电路,被配置为根据所述输入频率和所述频率调节系数生成所述频率控制字。
例如,在本公开一实施例提供的频率调节器中,所述频率控制字和所述频率调节系数的关系式表示为:
F=fΔ/((M.m)·fi),
其中,F表示所述频率控制字,fi表示所述输入频率,fΔ表示基准时间单位的频率的值。
例如,在本公开一实施例提供的频率调节器中,所述处理子电路还被配置为对所述频率调节系数进行整数化,以得到整数频率调节系数,根据所述输入频率和所述整数频率调节系数生成所述频率控制字。
例如,在本公开一实施例提供的频率调节器中,所述频率控制字和所述整数频率调节系数的关系式表示为:
F=(fΔ·2m)/(N·fi),
其中,F表示所述频率控制字,N=(M.m)·2m,N表示所述整数频率调节系数,且为大于1的正整数,fi表示所述输入频率,fΔ表示基准时间单位的频率的值。
例如,在本公开一实施例提供的频率调节器中,所述频率控制字和所述整数频率调节系数的关系式表示为:
F=(fΔ·2m·Q)/(N·fi),
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方技术开发有限公司,未经京东方科技集团股份有限公司;北京京东方技术开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980000003.6/2.html,转载请声明来源钻瓜专利网。