[发明专利]一种支持双控模式的硬盘背板连接方法、系统及连接线缆在审
申请号: | 201711321161.0 | 申请日: | 2017-12-12 |
公开(公告)号: | CN107992437A | 公开(公告)日: | 2018-05-04 |
发明(设计)人: | 柯华英 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 济南诚智商标专利事务所有限公司37105 | 代理人: | 黄晓燕 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 支持 模式 硬盘 背板 连接 方法 系统 线缆 | ||
技术领域
本发明涉及计算机技术领域,具体地说是一种支持双控模式的硬盘背板连接方法、系统及连接线缆。
背景技术
NVME(Non-Volatile Memory express,是一种建立在M.2接口上的类似AHCI的一种协议,是专门为闪存类存储设计的协议)SSD(Solid State Drives,固态硬盘)由于其高性能而被广泛应用于存储系统中,目前大部分厂商的服务器均支持NVME SSD。随着存储容量的提高,需要支持的盘位也越来越多,加之其它的PCIE(peripheral component interconnect express,是一种高速串行计算机扩展总线标准)设备,如网卡、GPU(Graphics Processing Unit,图形处理器)、SOC(System on Chip,系统级芯片)卡等,CPU原有的PCIE通道数量已远远无法满足现有需求,于是就需要采用PCIE SWITCH来进行PCIE通道的扩展,用以连接更多的SSD及其它PCIE设备。
PCIE SWITCH和NVME SSD之间的互联是通过线缆来实现的,若有两台主机通过PCIE SWITCH控制NVME SSD,需通过普通的线缆将SWITCH上的PCIE接口与硬盘背板上的PCIE接口一对一连接,即可实现主机对硬盘的控制。通过互联不同的硬盘背板(支持单控或双控)来实现两台主机对所有硬盘的单控或双控功能。
由于上述互联方式是通过互联不同的硬盘背板来实现对硬盘的单控或双控功能,所以在研发过程中需要LOGIC工程师和LAYOUT工程师分别设计支持单、双控功能的两款不同的硬盘背板,工作量繁重,设计成本高。
发明内容
本发明实施例中提供了一种支持双控模式的硬盘背板连接方法、系统及连接线缆,以解决现有技术中需设计不同功能的硬盘背板,工作量大,成本高的问题。
为了解决上述技术问题,本发明实施例公开了如下技术方案:
本发明第一方面提供了一种支持双控模式的硬盘背板连接方法,包括以下步骤:
为主机侧每个PCIE接口分配1个clk buffer,每个clk buffer将时钟信号一分为二;
时钟信号分别传输到与PCIE SWITCH相连线缆一端的2N个PCIE接口上;
将所述线缆一端的每个PCIE接口的数据通道分为两组,一组连接主机1,另一组连接主机2,线缆的另一端连接至硬盘背板上相应的PCIE接口;
主机侧每个PCIE接口上的2个时钟信号通过线缆传输到硬盘背板侧的PCIE接口上。
结合第一方面,在第一方面第一种可能的实施方式中,在所述步骤之前还包括:在PCIE SWITCH板的电路中加入clk buffer。
结合第一方面,在第一方面第二种可能的实施方式中,在所述步骤之前还包括:设计具有2N个接口的硬盘背板。
结合第一方面,在第一方面第一种或第二种可能的实施方式中,所述数据通道有4个,每组包括2个数据通道。
本发明第二方面提供了一种支持双控模式的硬盘背板连接线缆,所述线缆的两端均具有2N个PCIE接口,线缆的一端连接PCIE SWITCH,另一端连接硬盘背板,线缆一端的每个PCIE接口包括4个数据通道,4个通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
本发明第三方面提供了一种支持双控模式的硬盘背板连接系统,其特征是:包括硬盘背板、PCIE SWITCH、连接硬盘背板和PCIE SWITCH的线缆以及两台主机,所述硬盘背板包括2N个接口,所述线缆的两端均具有2N个PCIE接口,线缆的一端通过PCIE SWITCH分别连接两台主机,另一端连接硬盘背板;
线缆一端的每个PCIE接口包括4个数据通道,所述4个数据通道的信号线被分为两组,每组包括2个数据通道,其中一组接到主机1,另一组接到主机2,线缆另一侧连接对应硬盘背板上对应的2N个PCIE接口。
结合第三方面,在第三方面的第一种可能的实现方式中,所述每个主机通过PCIE SWITCH连接N个clk buffer,每个clk buffer将时钟信号一分为二。
本发明第二方面的所述连接线缆和第三方面所述的连接系统能够实现第一方面及第一方面的各实现方式中的方法,并取得相同的效果。
发明内容中提供的效果仅仅是实施例的效果,而不是发明所有的全部效果,上述技术方案中的一个技术方案具有如下优点或有益效果:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711321161.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种NVMe数据读写方法及NVMe设备
- 下一篇:隧道拱顶检测装置